出租房里的交互高康张睿篇,亚洲中文字幕一区精品自拍,里番本子库绅士ACG全彩无码,偷天宝鉴在线观看国语版

企業(yè)商機(jī)
數(shù)字信號(hào)測(cè)試基本參數(shù)
  • 品牌
  • 克勞德
  • 型號(hào)
  • 數(shù)字信號(hào)測(cè)試
數(shù)字信號(hào)測(cè)試企業(yè)商機(jī)

對(duì)于真實(shí)的數(shù)據(jù)信號(hào)來(lái)說(shuō),其頻譜會(huì)更加復(fù)雜一些。比如偽隨機(jī)序列(PRBS)碼流的頻譜的包絡(luò)類似一個(gè)sinc函數(shù)。圖1.4是用同一個(gè)發(fā)送芯片分別產(chǎn)生的800Mbps和2.5Gbps的PRBS信號(hào)的頻譜,可以看到雖然輸出數(shù)據(jù)速率不一樣,但是信號(hào)的主要頻譜能量集中在4GHz以內(nèi),也并不見得2.5Gbps信號(hào)的高頻能量就比800Mbps的高很多。

頻譜儀是對(duì)信號(hào)能量的頻率分布進(jìn)行分析的準(zhǔn)確的工具,數(shù)字工程師可以借助頻譜分析儀對(duì)被測(cè)數(shù)字信號(hào)的頻譜分布進(jìn)行分析。當(dāng)沒(méi)有頻譜儀可用時(shí),我們通常根據(jù)數(shù)字信號(hào)的上升時(shí)間估算被測(cè)信號(hào)的頻譜能量:

信號(hào)的比較高頻率成分=0.5/信號(hào)上升時(shí)間(10%~90%)

或者當(dāng)使用20%~80%的上升時(shí)間標(biāo)準(zhǔn)時(shí),計(jì)算公式如下:

信號(hào)的比較高頻率成分=0.4/信號(hào)上升時(shí)間(20%~80%) 數(shù)字信號(hào)帶寬、信道帶寬、信息速率、基帶、頻帶的帶寬;PCI-E測(cè)試數(shù)字信號(hào)測(cè)試代理品牌

PCI-E測(cè)試數(shù)字信號(hào)測(cè)試代理品牌,數(shù)字信號(hào)測(cè)試

數(shù)字信號(hào)測(cè)試串行總線的8b/10b編碼(8b/10bEncoding)

前面我們介紹過(guò),使用串行比并行總線可以節(jié)省更多的布線空間,芯片、電纜等的尺寸可以做得更小,同時(shí)傳輸速率更高。但是我們知道,在很多數(shù)字系統(tǒng)如CPU、DSP、FPGA等內(nèi)部,進(jìn)行數(shù)據(jù)處理的小單位都是Byte,即8bit,把一個(gè)或多個(gè)Byte的數(shù)據(jù)通過(guò)串行總線可靠地傳輸出去是需要對(duì)數(shù)據(jù)做些特殊處理的。將并行數(shù)據(jù)轉(zhuǎn)換成串行信號(hào)傳輸?shù)暮?jiǎn)單的方法如圖1.19所示。比如發(fā)送端的數(shù)據(jù)寬度是8bit,時(shí)鐘速率是100MHz,我們可以通過(guò)Mux(復(fù)用器)芯片把8bit的數(shù)據(jù)時(shí)分復(fù)用到1bit的數(shù)據(jù)線上,相應(yīng)的數(shù)據(jù)速率提高到800Mbps(在有些LVDS的視頻信號(hào)傳輸中比較常用的是把并行的7bit數(shù)據(jù)時(shí)分復(fù)用到1bit數(shù)據(jù)線上)。信號(hào)到達(dá)接收端以后,再通過(guò)Demux(解復(fù)用器)芯片把串行的信號(hào)分成8路低速的數(shù)據(jù)。 PCI-E測(cè)試數(shù)字信號(hào)測(cè)試代理品牌數(shù)字信號(hào)的預(yù)加重(Pre-emphasis);

PCI-E測(cè)試數(shù)字信號(hào)測(cè)試代理品牌,數(shù)字信號(hào)測(cè)試

抖動(dòng)的頻率范圍。抖動(dòng)實(shí)際上是時(shí)間上的噪聲,其時(shí)間偏差的變化頻率可能比較  快也可能比較慢。通常把變化頻率超過(guò)10Hz以上的抖動(dòng)成分稱為jitter,而變化頻率低于  10Hz的抖動(dòng)成分稱為wander(漂移)。wander主要反映的是時(shí)鐘源隨著時(shí)間、溫度等的緩  慢變化,影響的是時(shí)鐘或定時(shí)信號(hào)的***精度。在通信或者信號(hào)傳輸中,由于收發(fā)雙方都會(huì)  采用一定的時(shí)鐘架構(gòu)來(lái)進(jìn)行時(shí)鐘的分配和同步,緩慢的時(shí)鐘漂移很容易被跟蹤上或補(bǔ)償?shù)簦?因此wander對(duì)于數(shù)字電路傳輸?shù)恼`碼率影響不大,高速數(shù)字電路測(cè)量中關(guān)心的主要是高  頻的jitter。

數(shù)字信號(hào)的時(shí)鐘分配(ClockDistribution)

前面講過(guò),對(duì)于數(shù)字電路來(lái)說(shuō),目前絕大部分的場(chǎng)合都是采用同步邏輯電路,而同步邏輯電路中必不可少的就是時(shí)鐘。數(shù)字信號(hào)的可靠傳輸依賴于準(zhǔn)確的時(shí)鐘采樣,一般情況下發(fā)送端和接收端都需要使用相同頻率的工作時(shí)鐘才可以保證數(shù)據(jù)不會(huì)丟失(有些特殊的應(yīng)用中收發(fā)端可以采用大致相同頻率工作時(shí)鐘,但需要在數(shù)據(jù)格式或協(xié)議層面做些特殊處理)。為了把發(fā)送端的時(shí)鐘信息傳遞到接收端以進(jìn)行正確的信號(hào)采樣,數(shù)字總線采用的時(shí)鐘分配方式大體上可以分為3類,即并行時(shí)鐘、嵌入式時(shí)鐘、前向時(shí)鐘,各有各的應(yīng)用領(lǐng)域。 數(shù)字設(shè)備是由很多電路組成來(lái)實(shí)現(xiàn)一定的功能,系統(tǒng)中的各個(gè)部分通過(guò)數(shù)字信號(hào)的傳輸來(lái)進(jìn)行信息和數(shù)據(jù)的交互。

PCI-E測(cè)試數(shù)字信號(hào)測(cè)試代理品牌,數(shù)字信號(hào)測(cè)試

數(shù)字信號(hào)基礎(chǔ)單端信號(hào)與差分信號(hào)(Single-end and Differential Signals)

數(shù)字總線大部分使用單端信號(hào)做信號(hào)傳輸,如TTL/CMOS信號(hào)都是單端信號(hào)。所謂單端信號(hào),是指用一根信號(hào)線的高低電平的變化來(lái)進(jìn)行0、1信息的傳輸,這個(gè)電平的高低變化是相對(duì)于其公共的參考地平面的。單端信號(hào)由于結(jié)構(gòu)簡(jiǎn)單,可以用簡(jiǎn)單的晶體管電路實(shí)現(xiàn),而且集成度高、功耗低,因此在數(shù)字電路中得到的應(yīng)用。是一個(gè)單端信號(hào)的傳輸模型。

當(dāng)信號(hào)傳輸速率更高時(shí),為了減小信號(hào)的跳變時(shí)間和功耗,信號(hào)的幅度一般都會(huì)相應(yīng)減小。比如以前大量使用的5V的TTL信號(hào)現(xiàn)在使用越來(lái)越少,更多使用的是3.3V/2.5V/1.8V/1.5V/1.2V的LVTTL電平,但是信號(hào)幅度減小帶來(lái)的問(wèn)題是對(duì)噪聲的容忍能力會(huì)變差一些。進(jìn)一步,很多數(shù)字總線現(xiàn)在需要傳輸更長(zhǎng)的距離,從原來(lái)芯片間的互連變成板卡間的互連甚至設(shè)備間的互連,信號(hào)穿過(guò)不同的設(shè)備時(shí)會(huì)受到更多噪聲的干擾。更極端的情況是收發(fā)端的參考地平面可能也不是等電位的。因此,當(dāng)信號(hào)速率變高、傳輸距離變長(zhǎng)后仍然使用單端的方式進(jìn)行信號(hào)傳輸會(huì)帶來(lái)很大的問(wèn)題。圖1.12是一個(gè)受到嚴(yán)重共模噪聲干擾的單端信號(hào),對(duì)于這種信號(hào),無(wú)論接收端的電平判決閾值設(shè)置在哪里都可能造成信號(hào)的誤判。
數(shù)字信號(hào)的波形分析(Waveform Analysis);河南數(shù)字信號(hào)測(cè)試服務(wù)熱線

對(duì)于一個(gè)數(shù)字信號(hào),要進(jìn)行可靠的0、1信號(hào)傳輸,就必須滿足一定的電平、幅度、時(shí)序等標(biāo)準(zhǔn)的要求。PCI-E測(cè)試數(shù)字信號(hào)測(cè)試代理品牌

采用前向時(shí)鐘的總線因?yàn)橛袑iT的時(shí)鐘通路,不需要再對(duì)數(shù)據(jù)進(jìn)行編解碼,所以總線效率一般都比較高。還有一個(gè)優(yōu)點(diǎn)是線路噪聲和抖動(dòng)對(duì)于時(shí)鐘和數(shù)據(jù)線的影響基本是一樣的(因?yàn)樽呔€通常都在一起),所以對(duì)系統(tǒng)的影響可以消除到小。

嵌入式時(shí)鐘的電路對(duì)于線路上的高頻抖動(dòng)非常敏感,而采用前向時(shí)鐘的電路對(duì)高頻抖動(dòng)的敏感度就相對(duì)小得多。前向時(shí)鐘總線典型的數(shù)據(jù)速率在500Mbps~12Gbps.

在前向時(shí)鐘的拓?fù)淇偩€中,時(shí)鐘速率通常是數(shù)據(jù)速率的一半(也有采用1/4速率、1/10或其他速率的),數(shù)據(jù)在上下邊沿都采樣,也就是通常所說(shuō)的DDR方式。使用DDR采樣的好處是時(shí)鐘線和數(shù)據(jù)線在設(shè)計(jì)上需要的帶寬是一樣的,任何設(shè)計(jì)上的局限性(比如傳輸線的衰減特性)對(duì)于時(shí)鐘和數(shù)據(jù)線的影響是一樣的。

前向時(shí)鐘在一些關(guān)注效率、實(shí)時(shí)性,同時(shí)需要高吞吐量的總線上應(yīng)用比較,比如DDR總線、GDDR總線、HDMI總線、Intel公司CPU互連的QPI/UPI總線等。 PCI-E測(cè)試數(shù)字信號(hào)測(cè)試代理品牌

深圳市力恩科技有限公司一直專注于一般經(jīng)營(yíng)項(xiàng)目是:儀器儀表的研發(fā)、租賃、銷售、上門維修;物聯(lián)網(wǎng)產(chǎn)品的研發(fā)及銷售;無(wú)源射頻產(chǎn)品的研發(fā)及銷售;電子產(chǎn)品及電子元器件的銷售;儀器儀表、物聯(lián)網(wǎng)、無(wú)源射頻產(chǎn)品的相關(guān)技術(shù)咨詢;軟件的研發(fā)以及銷售,軟件技術(shù)咨詢服務(wù)等。,是一家儀器儀表的企業(yè),擁有自己**的技術(shù)體系。目前我公司在職員工以90后為主,是一個(gè)有活力有能力有創(chuàng)新精神的團(tuán)隊(duì)。深圳市力恩科技有限公司主營(yíng)業(yè)務(wù)涵蓋實(shí)驗(yàn)室配套,誤碼儀/示波器,矢量網(wǎng)絡(luò)分析儀,協(xié)議分析儀,堅(jiān)持“質(zhì)量保證、良好服務(wù)、顧客滿意”的質(zhì)量方針,贏得廣大客戶的支持和信賴。公司憑著雄厚的技術(shù)力量、飽滿的工作態(tài)度、扎實(shí)的工作作風(fēng)、良好的職業(yè)道德,樹立了良好的實(shí)驗(yàn)室配套,誤碼儀/示波器,矢量網(wǎng)絡(luò)分析儀,協(xié)議分析儀形象,贏得了社會(huì)各界的信任和認(rèn)可。

與數(shù)字信號(hào)測(cè)試相關(guān)的文章
江蘇數(shù)字信號(hào)測(cè)試產(chǎn)品介紹 2025-02-17

建立時(shí)間和保持時(shí)間加起來(lái)的時(shí)間稱為建立/保持時(shí)間窗口,是接收端對(duì)于信號(hào)保持在 同一個(gè)邏輯狀態(tài)的**小的時(shí)間要求。數(shù)字信號(hào)的比特寬度如果窄于這個(gè)時(shí)間窗口就肯定無(wú) 法同時(shí)滿足建立時(shí)間和保持時(shí)間的要求,所以接收端對(duì)于建立/保持時(shí)間窗口大小的要求實(shí) 際上決定了這個(gè)電路能夠工作的比較高的數(shù)據(jù)速率。通常工 作速率高一些的芯片,很短的建 立時(shí)間、保持時(shí)間就可以保證電路可靠工作,而工作速率低一 些的芯片則會(huì)要求比較長(zhǎng)的建 立時(shí)間和保持時(shí)間。 另外要注意的是, 一個(gè)數(shù)字電路能夠可靠工作的比較高數(shù)據(jù)速率不僅取決于接收端對(duì)于 建立/保持時(shí)間的要求,輸出端的上升時(shí)間過(guò)緩、輸出幅度偏小、信號(hào)和時(shí)鐘中有抖動(dòng)、信...

與數(shù)字信號(hào)測(cè)試相關(guān)的問(wèn)題
與數(shù)字信號(hào)測(cè)試相關(guān)的標(biāo)簽
信息來(lái)源于互聯(lián)網(wǎng) 本站不為信息真實(shí)性負(fù)責(zé)