(2)理想的跳變位置。抖動(dòng)是個(gè)相對(duì)的時(shí)間量,怎么確定信號(hào)的理想的跳變位置對(duì)于 抖動(dòng)的測量結(jié)果有很關(guān)鍵的影響。對(duì)于時(shí)鐘信號(hào)的測量,我們通常關(guān)心的是時(shí)鐘信號(hào)是否 精確地等間隔,因此這個(gè)理想位置通常是從被測信號(hào)中提取的一個(gè)等周期分布時(shí)鐘的跳變 沿;而對(duì)于數(shù)據(jù)信號(hào)的測量,我們關(guān)心的是這個(gè)信號(hào)相對(duì)于其時(shí)鐘的位置跳變,因此這個(gè)理 想跳變位置就是其時(shí)鐘有效沿的跳變位置。對(duì)于很多采用嵌入式時(shí)鐘的高速數(shù)字電路來 說,由于沒有專門的時(shí)鐘傳輸通道,情況要更復(fù)雜一些,這時(shí)的理想跳變位置通常是指用一 個(gè)特定的時(shí)鐘恢復(fù)電路(可能是硬件的也可能是軟件的)從數(shù)據(jù)中恢復(fù)出的時(shí)鐘的有效跳 變沿。數(shù)字信號(hào)有哪些出來方式;USB測試數(shù)字信號(hào)測試維保
數(shù)據(jù)經(jīng)過8b/10b編碼后有以下優(yōu)點(diǎn):
(1)有足夠多的跳變沿,可以從數(shù)據(jù)中進(jìn)行時(shí)鐘恢復(fù)。正常傳輸?shù)臄?shù)據(jù)中可能會(huì)有比較長的連續(xù)的0或者連續(xù)的1,而進(jìn)行完8b/10b編碼后,其編碼規(guī)則保證了編碼后的數(shù)據(jù)流中不會(huì)出現(xiàn)超過5個(gè)連續(xù)的0或1,信號(hào)中會(huì)出現(xiàn)足夠多的跳變沿,因此可以采用嵌入式的時(shí)鐘方式,即接收端可以從數(shù)據(jù)流中通過PLL電路直接恢復(fù)時(shí)鐘,不需要專門的時(shí)鐘傳輸通道。
(2)直流平衡,可以采用AC耦合方式。經(jīng)過編碼后數(shù)據(jù)中不會(huì)出現(xiàn)連續(xù)的0或者1, 但還是有可能在某個(gè)時(shí)間段內(nèi)0或者1的數(shù)量偏多一些。從上面的編碼表中我們可以看 到,同一個(gè)Byte對(duì)應(yīng)有正、負(fù)兩組10bit的編碼, 一個(gè)編碼中1的數(shù)量多一些,另一個(gè)編碼中 0 的數(shù)量多一些。數(shù)據(jù)在對(duì)當(dāng)前的Byte進(jìn)行8b/10b編碼傳輸時(shí),會(huì)根據(jù)前面歷史傳輸?shù)?數(shù)據(jù)中正負(fù)bit的數(shù)量來選擇使用哪一組編碼,從而可以保證總線上正負(fù)bit的數(shù)量在任何 時(shí)刻基本都是平衡的,也就是直流點(diǎn)不會(huì)發(fā)生大的變化。直流點(diǎn)平衡以后,在信號(hào)傳輸?shù)穆?徑上我們就可以采用AC耦合方式(常用的方法是在發(fā)送端或接收端串接隔直電容),這 樣信號(hào)對(duì)于收發(fā)端的地電平變化和共模噪聲的抵抗能力進(jìn)一步增強(qiáng),可以傳輸更遠(yuǎn)的距離。 USB測試數(shù)字信號(hào)測試維保模擬信號(hào)和數(shù)字信號(hào)的差異;
數(shù)字信號(hào)的抖動(dòng)(Jitter)
抖動(dòng)的概念
抖動(dòng)(Jitter)是數(shù)字信號(hào),尤其是高速數(shù)字信號(hào)的一個(gè)非常關(guān)鍵的概念。如圖1.40所 示,抖動(dòng)反映的是數(shù)字信號(hào)偏離其理想位置的時(shí)間偏差。
高頻數(shù)字信號(hào)的比特周期都非常短,一般為幾百ps甚至幾十ps,很小的抖動(dòng)都會(huì)造成信號(hào)采樣位置的變化從而造成數(shù)據(jù)誤判,所以高頻數(shù)字信號(hào)對(duì)于抖動(dòng)都有嚴(yán)格的要求。抖動(dòng)這個(gè)概念說起來簡單,但實(shí)際上仔細(xì)研究起來是非常復(fù)雜的,關(guān)于其概念的理解有以下幾個(gè)需要注意的方面:
對(duì)于一個(gè)理想的方波信號(hào),其上升沿是無限陡的,從頻域上看 它是由無限多的奇數(shù)次諧波構(gòu)成的,因此一個(gè)理想方波可以認(rèn)為是無限多奇次正弦諧波 的疊加。
但是對(duì)于真實(shí)的數(shù)字信號(hào)來說,其上升沿不是無限陡的,因此其高次諧波的能量會(huì)受到 限制。比如圖1.3是用同一個(gè)時(shí)鐘芯片分別產(chǎn)生的50MHz和250MHz的時(shí)鐘信號(hào)的頻 譜,我們可以看到雖然兩種情況下輸出時(shí)鐘頻率不一樣,但是信號(hào)的主要頻譜能量都集中在 5GHz以內(nèi),并不見得250MHz時(shí)鐘的頻譜分布就一定比50MHz時(shí)鐘的大5倍。 數(shù)字信號(hào)可通過分時(shí)將大量信號(hào)合成為一個(gè)信號(hào)(稱復(fù)用信號(hào)),通過某個(gè)處理器處理后,再將信號(hào)解復(fù)用;
時(shí)域數(shù)字信號(hào)轉(zhuǎn)換得到的頻域信號(hào)如果起來,則可以復(fù)現(xiàn)原來的時(shí)域信號(hào)。
描繪了直流頻率分量加上基頻頻率分量與直流頻域分量加上基頻和3倍頻頻率分量,以及5倍頻率分量成的時(shí)域信號(hào)之間的差別,我們可以看到不同頻域分量的所造成的時(shí)域信號(hào)邊沿的差別。頻域里包含的頻域分量越多,這些頻域分量成的時(shí)域信號(hào)越接近 真實(shí)的數(shù)字信號(hào),高頻諧波分量主要影響信號(hào)邊沿時(shí)間,低頻的分量影響幅度。當(dāng)然,如果 時(shí)域數(shù)字信號(hào)轉(zhuǎn)變岀的一個(gè)個(gè)頻率點(diǎn)的正弦波都疊加起來,則可以完全復(fù)現(xiàn)原來的時(shí)域 數(shù)字信號(hào)。其中復(fù)原信號(hào)的不連續(xù)點(diǎn)的震蕩被稱為吉布斯震蕩現(xiàn)象。 數(shù)字信號(hào)帶寬、信道帶寬、信息速率、基帶、頻帶的帶寬;機(jī)械數(shù)字信號(hào)測試維修價(jià)格
波形參數(shù)測試室數(shù)字信號(hào)測試常用的測量方法,隨著數(shù)字信號(hào)速率的提高,波形參數(shù)的測量方法越來越不適用了。USB測試數(shù)字信號(hào)測試維保
很多經(jīng)典的處理器采用了并行的總線架構(gòu)。比如大家熟知的51單片機(jī)就采用了8根并行數(shù)據(jù)線和16根地址線;CPU的鼻祖——Intel公司的8086微處理器——**初推出時(shí)具有16根并行數(shù)據(jù)線和16根地址線;
現(xiàn)在很多嵌入式系統(tǒng)中多使用的ARM處理器則大部分使用32根數(shù)據(jù)線以及若干根地址線。并行總線的比較大好處是總線的邏輯時(shí)序比較簡單,電路實(shí)現(xiàn)起來比較容易;但是缺點(diǎn)也是非常明顯的,比如并行總線的信號(hào)線數(shù)量非常多,會(huì)占用大量的引腳和布線空間,因此芯片和PCB的尺寸很難實(shí)現(xiàn)小型化,特別是如果要用電纜進(jìn)行遠(yuǎn)距離傳輸時(shí),由于信號(hào)線的數(shù)量非常多,使得電纜變得非常昂貴和笨重。 USB測試數(shù)字信號(hào)測試維保
深圳市力恩科技有限公司是一家一般經(jīng)營項(xiàng)目是:儀器儀表的研發(fā)、租賃、銷售、上門維修;物聯(lián)網(wǎng)產(chǎn)品的研發(fā)及銷售;無源射頻產(chǎn)品的研發(fā)及銷售;電子產(chǎn)品及電子元器件的銷售;儀器儀表、物聯(lián)網(wǎng)、無源射頻產(chǎn)品的相關(guān)技術(shù)咨詢;軟件的研發(fā)以及銷售,軟件技術(shù)咨詢服務(wù)等。的公司,是一家集研發(fā)、設(shè)計(jì)、生產(chǎn)和銷售為一體的專業(yè)化公司。力恩科技深耕行業(yè)多年,始終以客戶的需求為向?qū)?,為客戶提供高質(zhì)量的實(shí)驗(yàn)室配套,誤碼儀,協(xié)議分析儀,矢量網(wǎng)絡(luò)分析儀。力恩科技繼續(xù)堅(jiān)定不移地走高質(zhì)量發(fā)展道路,既要實(shí)現(xiàn)基本面穩(wěn)定增長,又要聚焦關(guān)鍵領(lǐng)域,實(shí)現(xiàn)轉(zhuǎn)型再突破。力恩科技創(chuàng)始人劉亮,始終關(guān)注客戶,創(chuàng)新科技,竭誠為客戶提供良好的服務(wù)。
建立時(shí)間和保持時(shí)間加起來的時(shí)間稱為建立/保持時(shí)間窗口,是接收端對(duì)于信號(hào)保持在 同一個(gè)邏輯狀態(tài)的**小的時(shí)間要求。數(shù)字信號(hào)的比特寬度如果窄于這個(gè)時(shí)間窗口就肯定無 法同時(shí)滿足建立時(shí)間和保持時(shí)間的要求,所以接收端對(duì)于建立/保持時(shí)間窗口大小的要求實(shí) 際上決定了這個(gè)電路能夠工作的比較高的數(shù)據(jù)速率。通常工 作速率高一些的芯片,很短的建 立時(shí)間、保持時(shí)間就可以保證電路可靠工作,而工作速率低一 些的芯片則會(huì)要求比較長的建 立時(shí)間和保持時(shí)間。 另外要注意的是, 一個(gè)數(shù)字電路能夠可靠工作的比較高數(shù)據(jù)速率不僅取決于接收端對(duì)于 建立/保持時(shí)間的要求,輸出端的上升時(shí)間過緩、輸出幅度偏小、信號(hào)和時(shí)鐘中有抖動(dòng)、信...