出租房里的交互高康张睿篇,亚洲中文字幕一区精品自拍,里番本子库绅士ACG全彩无码,偷天宝鉴在线观看国语版

企業(yè)商機(jī)
DDR3測試基本參數(shù)
  • 品牌
  • 克勞德
  • 型號
  • DDR3測試
DDR3測試企業(yè)商機(jī)

 閉賦模型窗口,在菜單中選擇 Analyze-*Preferences..,在 InterconnectModels 項(xiàng) 目欄中設(shè)置與提取耦合線模型相關(guān)的參數(shù),如圖1?125所示。改變Min Coupled Length的值為 lOOmil,也就是說當(dāng)耦合線長度超過lOOmil時,按耦合模型提取,少于lOOmil時,按單線模 型提取。

 單擊Via modeling setup按鈕,在過孔模型設(shè)置界面將Target Frequency設(shè)置成533 MHz (因?yàn)橐抡娴臅r鐘頻率是533MHz)。

 單擊OK按鈕,關(guān)閉參數(shù)設(shè)置窗口。在菜單中選擇Analyze-*Probe..,在彈出的窗 口中單擊Net Browser..菜單,選擇DDR1_CK這個網(wǎng)絡(luò)(或者可以直接在Allegro界面中選取 網(wǎng)絡(luò))。可以看到因?yàn)橐呀?jīng)設(shè)置好差分線和差分模型,所以會自動帶出差分線DDRl_NCKo 一致性測試是否適用于服務(wù)器上的DDR3內(nèi)存模塊?機(jī)械DDR3測試眼圖測試

機(jī)械DDR3測試眼圖測試,DDR3測試

常見的信號質(zhì)量包括閾值電平、Overshoot、Undershoot、Slew Rate> tDVAC等,DDRx 信號質(zhì)量的每個參數(shù)JEDEC都給出了明確的規(guī)范。比如DDR3要求Overshoot和Undershoot 分別為0.4V,也就是說信號幅值P?P值應(yīng)該在-0.4-1.9V,但在實(shí)際應(yīng)用中由于不適合信號 端接使DDR信號質(zhì)量變差,通過仿真就可以找出合適端接,使信號質(zhì)量滿足JEDEC規(guī)范。 下面以DDR3 1066Mbps信號為例,通過一個實(shí)際案例說明DDR3信號質(zhì)量仿真。

在本案例中客戶反映實(shí)測CLK信號質(zhì)量不好。CLK信號從CUP (U100)出來經(jīng)過4片 DDR3 (U101、U102、U103、U104),在靠近控制芯片接收端顆粒(近的顆粒)的信號很 差,系統(tǒng)工作不到DDR3 1066Mbpso在對時鐘信號做了終端上拉匹配后,可以正常工作。 黑龍江DDR3測試安裝DDR3一致性測試是否適用于工作站和游戲電腦?

機(jī)械DDR3測試眼圖測試,DDR3測試

單擊View Topology按鈕進(jìn)入SigXplorer拓?fù)渚庉嫮h(huán)境,可以按前面161節(jié)反射 中的實(shí)驗(yàn)所學(xué)習(xí)的操作去編輯拓?fù)溥M(jìn)行分析。也可以單擊Waveforms..按鈕去直接進(jìn)行反射和 串?dāng)_的布線后仿真。

在提取出來的拓?fù)渲?,設(shè)置Controller的輸出激勵為Pulse,然后在菜單Analyze- Preferences..界面中設(shè)置Pulse頻率等參數(shù),

單擊OK按鈕退出參數(shù)設(shè)置窗口,單擊工具欄中的Signal Simulate進(jìn)行仿真分析,

在波形顯示界面里,只打開器件U104 (近端顆粒)管腳上的差分波形進(jìn)行查看, 可以看到,差分時鐘波形邊沿正常,有一些反射。

原始設(shè)計(jì)沒有接終端的電阻端接。在電路拓?fù)渲袑⒔K端匹配的上拉電阻電容等電路 刪除,再次仿真,只打開器件U104 (近端顆粒)管腳上的差分波形進(jìn)行查看,可以看到, 時鐘信號完全不能工作。

單擊Check Stackup,設(shè)置PCB板的疊層信息。比如每層的厚度(Thickness)、介 電常數(shù)(Permittivity (Er))及介質(zhì)損耗(LossTangent)。

 單擊 Enable Trace Check Mode,確保 Enable Trace Check Mode 被勾選。在走線檢查 流程中,可以選擇檢查所有信號網(wǎng)絡(luò)、部分信號網(wǎng)絡(luò)或者網(wǎng)絡(luò)組(Net Gr。叩s)??梢酝ㄟ^ Prepare Nets步驟來選擇需要檢查的網(wǎng)絡(luò)。本例釆用的是檢查網(wǎng)絡(luò)組。檢查網(wǎng)絡(luò)組會生成較詳 細(xì)的阻抗和耦合檢查結(jié)果。單擊Optional: Setup Net Groups,出現(xiàn)Setup Net Groups Wizard 窗口。

在Setup NG Wizard窗口中依次指定Tx器件、Rx器件、電源地網(wǎng)絡(luò)、無源器件及 其模型。 DDR3一致性測試是否適用于特定應(yīng)用程序和軟件環(huán)境?

機(jī)械DDR3測試眼圖測試,DDR3測試

在接下來的Setup NG Wizard窗口中選擇要參與仿真的信號網(wǎng)絡(luò),為這些信號網(wǎng)絡(luò)分組并定義單個或者多個網(wǎng)絡(luò)組。選擇網(wǎng)絡(luò)DDR1_DMO.3、DDR1_DQO.31、DDR1_DQSO.3、 DDRl_NDQS0-3,并用鼠標(biāo)右鍵單擊Assign interface菜單項(xiàng),定義接口名稱為Data,

設(shè)置完成后,岀現(xiàn)Setup NG wizard: NG pre-view page窗口,顯示網(wǎng)絡(luò)組的信息,如圖 1-137所示。單擊Finish按鈕,網(wǎng)絡(luò)組設(shè)置完成。

單擊設(shè)置走線檢查參數(shù)(Setup Trace Check Parameters),在彈出的窗口中做以下設(shè) 置:勾選阻抗和耦合系數(shù)檢查兩個選項(xiàng);設(shè)置走線耦合百分比為1%,上升時間為lOOps;選 擇對網(wǎng)絡(luò)組做走線檢查(Check by NetGroup);設(shè)置交互高亮顯示顏色為白色。 如何執(zhí)行DDR3的一致性測試?機(jī)械DDR3測試眼圖測試

DDR3一致性測試是否適用于雙通道或四通道內(nèi)存配置?機(jī)械DDR3測試眼圖測試

至此,DDR3控制器端各信號間的總線關(guān)系創(chuàng)建完畢。單擊OK按鈕,在彈出的提示窗 口中選擇Copy,這會將以上總線設(shè)置信息作為SystemSI能識別的注釋,連同原始IBIS文件 保存為一個新的IBIS文件。如果不希望生成新的IBIS文件,則也可以選擇Updateo

設(shè)置合適的 OnDie Parasitics 和 Package Parasiticso 在本例中。nDie Parasitics 選擇 None, Package Parasitics使用Pin RLC封裝模型。單擊OK按鈕保存并退出控制器端的設(shè)置。

On-Die Parasitics在仿真非理想電源地時影響很大,特別是On-Die Capacitor,需要根據(jù) 實(shí)際情況正確設(shè)定。因?yàn)閷?shí)際的IBIS模型和模板自帶的IBIS模型管腳不同,所以退出控制器 設(shè)置窗口后,Controller和PCB模塊間的連接線會顯示紅叉,表明這兩個模塊間連接有問題, 暫時不管,等所有模型設(shè)置完成后再重新連接。 機(jī)械DDR3測試眼圖測試

與DDR3測試相關(guān)的文章
青海DDR3測試聯(lián)系方式 2025-06-17

單擊Check Stackup,設(shè)置PCB板的疊層信息。比如每層的厚度(Thickness)、介 電常數(shù)(Permittivity (Er))及介質(zhì)損耗(LossTangent)。 單擊 Enable Trace Check Mode,確保 Enable Trace Check Mode 被勾選。在走線檢查 流程中,可以選擇檢查所有信號網(wǎng)絡(luò)、部分信號網(wǎng)絡(luò)或者網(wǎng)絡(luò)組(Net Gr。叩s)。可以通過 Prepare Nets步驟來選擇需要檢查的網(wǎng)絡(luò)。本例釆用的是檢查網(wǎng)絡(luò)組。檢查網(wǎng)絡(luò)組會生成較詳 細(xì)的阻抗和耦合檢查結(jié)果。單擊Optional: Setup Net Groups,出現(xiàn)Set...

與DDR3測試相關(guān)的問題
與DDR3測試相關(guān)的標(biāo)簽
信息來源于互聯(lián)網(wǎng) 本站不為信息真實(shí)性負(fù)責(zé)