可以通過AllegroSigritySI仿真軟件來仿真CLK信號。
(1)產(chǎn)品選擇:從產(chǎn)品菜單中選擇AllegroSigritySI產(chǎn)品。
(2)在產(chǎn)品選擇界面選項中選擇AllegroSigritySI(forboard)。
(3)在AllegroSigritySI界面中打開DDR_文件。
(4)選擇菜單Setup-*Crosssection..,設置電路板層疊參數(shù)。
將DDRController和Memory器件的IBIS模型和文件放在當前DDR_文件的同一目錄下,這樣,工具會自動査找到目錄下的器件模型。 如何解決DDR3一致性測試期間出現(xiàn)的錯誤?北京DDR3測試維修價格
高速DDRx總線系統(tǒng)設計
首先簡要介紹DDRx的發(fā)展歷程,通過幾代DDR的性能及信號完整性相關參數(shù)的 對比,使我們對DDRx總線有了比較所有的認識。隨后介紹DDRx接口使用的SSTL電平, 以及新一代DDR4使用的POD電平,這能幫助我們在今后的設計中更好地理解端接匹配、拓 撲等相關問題。接下來回顧一下源同步時鐘系統(tǒng),并推導源同步時鐘系統(tǒng)的時序計算方法。 結果使用Cadence的系統(tǒng)仿真工具SystemSI,通過實例進行DDRx的信號完整性仿真和時序 分析。 信息化DDR3測試產(chǎn)品介紹DDR3一致性測試期間是否會影響計算機性能?
閉賦模型窗口,在菜單中選擇 Analyze-*Preferences..,在 InterconnectModels 項 目欄中設置與提取耦合線模型相關的參數(shù),如圖1?125所示。改變Min Coupled Length的值為 lOOmil,也就是說當耦合線長度超過lOOmil時,按耦合模型提取,少于lOOmil時,按單線模 型提取。
單擊Via modeling setup按鈕,在過孔模型設置界面將Target Frequency設置成533 MHz (因為要仿真的時鐘頻率是533MHz)。
單擊OK按鈕,關閉參數(shù)設置窗口。在菜單中選擇Analyze-*Probe..,在彈出的窗 口中單擊Net Browser..菜單,選擇DDR1_CK這個網(wǎng)絡(或者可以直接在Allegro界面中選取 網(wǎng)絡)??梢钥吹揭驗橐呀?jīng)設置好差分線和差分模型,所以會自動帶出差分線DDRl_NCKo
那么在下面的仿真分析過程中,我們是不是可以就以這兩個圖中的時序要求作為衡量標準來進行系統(tǒng)設計呢?答案是否定的,因為雖然這個時序是規(guī)范中定義的標準,但是在系統(tǒng)實現(xiàn)中,我們所使用的是Micron的產(chǎn)品,而后面系統(tǒng)是否能夠正常工作要取決干我們對Micron芯片的時序控制程度。所以雖然我們通過閱讀DDR規(guī)范文件了解到基本設計要求,但是具體實現(xiàn)的參數(shù)指標要以Micron芯片的數(shù)據(jù)手冊為準。換句話說,DDR的工業(yè)規(guī)范是芯片制造商Micron所依據(jù)的標準,而我們設計系統(tǒng)時,既然使用了Micron的產(chǎn)品,那么系統(tǒng)的性能指標分析就要以Micron的產(chǎn)品為準。所以,接下來的任務就是我們要在Micron的DDR芯片手冊和作為控制器的FPGA數(shù)據(jù)手冊中,找到類似的DDR規(guī)范的設計要求和具體的設計參數(shù)。DDR3內存的一致性測試包括哪些內容?
DDR 規(guī)范解讀
為了讀者能夠更好地理解 DDR 系統(tǒng)設計過程,以及將實際的設計需求和 DDR 規(guī)范中的主要性能指標相結合,我們以一個實際的設計分析實例來說明,如何在一個 DDR 系統(tǒng)設計中,解讀并使用 DDR 規(guī)范中的參數(shù),應用到實際的系統(tǒng)設計中。是某項目中,對 DDR 系統(tǒng)的功能模塊細化框圖。在這個系統(tǒng)中,對 DDR 的設計需求如下。
DDR 模塊功能框圖· 整個 DDR 功能模塊由四個 512MB 的 DDR 芯片組成,選用 Micron 的 DDR 存儲芯片 MT46V64M8BN-75。每個 DDR 芯片是 8 位數(shù)據(jù)寬度,構成 32 位寬的 2GBDDR 存儲單元,地址空間為 Add<13..0>,分四個 Bank,尋址信號為 BA<1..0>。
DDR3一致性測試期間是否會對數(shù)據(jù)完整性產(chǎn)生影響?北京DDR3測試維修價格
何時需要將DDR3內存模塊更換為新的?北京DDR3測試維修價格
還可以給這個Bus設置一個容易區(qū)分的名字,例如把這個Byte改為ByteO,這樣就把 DQ0-DQ7, DM和DQS, DQS與Clock的總線關系設置好了。
重復以上操作,依次創(chuàng)建:DQ8?DQ15、DM1信號;DQS1/NDQS1選通和時鐘 CK/NCK的第2個字節(jié)Bytel,包括DQ16?DQ23、DM2信號;DQS2/NDQS2選通和時鐘 CK/NCK的第3個字節(jié)Byte2,包括DQ24?DQ31、DM3信號;DQS3/NDQS3選通和時鐘 CK/NCK的第4個字節(jié)Byte3。
開始創(chuàng)建地址、命令和控制信號,以及時鐘信號的時序關系。因為沒有多個Rank, 所以本例將把地址命令信號和控制信號合并仿真分析。操作和步驟2大同小異,首先新建一 個Bus,在Signal Names下選中所有的地址、命令和控制信號,在Timing Ref下選中CK/NCK (注意,不要與一列的Clock混淆,Clock列只對應Strobe信號),在Bus Type下拉框中 選擇AddCmd,在Edge Type下拉框中選擇RiseEdge,將Bus Gro叩的名字改為AddCmdo。 北京DDR3測試維修價格
單擊Next按鈕,出現(xiàn)Setup Trace Check Wizard窗口,確保網(wǎng)絡組的所有網(wǎng)絡都被選中, 單擊Finish按鈕。 單擊Save File with Error Check保存文件,保存結束后,單擊Start Simulation開始仿 真。仿真完成后,仿真結果包括Workflow中Results and Report的所有內容。如果在Setup Trace Check Parameters 的步驟 net selection 時選的是 check all signal nets 或者 check all enabled signal nets 模式,那么仿真結果...