trombone線的時延是受到其并行走線之間的耦合而影響,一種在不需要提高其間距的情況下,并且能降低耦合的程度的方法是采用sawtooth線。顯然,sawtooth線比trombone線具有更好的效果。但是,依來看它需要更多的空間。由于各種可能造成時延不同的原因,所以,在實際的設計時,要借助于CAD工具進行嚴格的計算,從而控制走線的時延匹配??紤]到在圖2中6層板上的過孔的因素,當一個地過孔靠近信號過孔放置時,則在時延方面的影響是必須要考慮的。先舉個例子,在TOP層的微帶線長度是150mils,BOTTOM層的微帶線也是150mils,線寬都為4mils,且過孔的參數為:barreldiameter=”8mils”,paddiameter=”18mils”,anti-paddiameter=”26mils”。DDR3關于信號建立保持是的定義;浙江DDR測試檢修
DDR測試
DDR5的接收端容限測試
前面我們在介紹USB3.0、PCIe等高速串行總線的測試時提到過很多高速的串行總線由于接收端放置有均衡器,因此需要進行接收容限的測試以驗證接收均衡器和CDR在惡劣信號下的表現。對于DDR來說,DDR4及之前的總線接收端還相對比較簡單,只是做一些匹配、時延、閾值的調整。但到了DDR5時代(圖5.19),由于信號速率更高,因此接收端也開始采用很多高速串行總線中使用的可變增益調整以及均衡器技術,這也使得DDR5測試中必須關注接收均衡器的影響,這是之前的DDR測試中不曾涉及的。 浙江DDR測試檢修DDR的信號探測技術方法;
如何測試DDR?
DDR測試有具有不同要求的兩個方面:芯片級測試DDR芯片測試既在初期晶片階段也在封裝階段進行。采用的測試儀通常是內存自動測試設備,其價值一般在數百萬美元以上。測試儀的部分是一臺可編程的高分辨信號發(fā)生器。測試工程師通過編程來模擬實際工作環(huán)境;另外,他也可以對計時脈沖邊沿前后進行微調來尋找平衡點。自動測試儀(ATE)系統(tǒng)也存在缺陷。它產生的任意波形數量受制于其本身的后備映象隨機內存和算法生成程序。由于映象隨機內存深度的局限性,使波形只能在自己的循環(huán)內重復。因為DDR帶寬和速度是普通SDR的二倍,所以波形變化也應是其二倍。因此,測試儀的映象隨機內存容量會很快被消耗殆盡。為此,要保證一定的測試分辨率,就必須增大測試儀的內存。建立測試頭也是一個棘手的問題。因為DDR內存的數據讀取窗口有1—2ns,所以管腳驅動器的上升和下降時間非常關鍵。為保證在數據眼中心進行信號轉換,需要較好的管腳驅動器轉向速度。在頻率為266MHz時,開始出現傳輸線反射。設計工程師發(fā)現在設計測試平臺時必須遵循直線律。為保證信號的統(tǒng)一性,必須對測試頭布局進行傳輸線模擬。管腳驅動器強度必須能比較大限度降低高頻信號反射。
對于DDR2和DDR3,時鐘信號是以差分的形式傳輸的,而在DDR2里,DQS信號是以單端或差分方式通訊取決于其工作的速率,當以高度速率工作時則采用差分的方式。顯然,在同樣的長度下,差分線的切換時延是小于單端線的。根據時序仿真的結果,時鐘信號和DQS也許需要比相應的ADDR/CMD/CNTRL和DATA線長一點。另外,必須確保時鐘線和DQS布在其相關的ADDR/CMD/CNTRL和DQ線的當中。由于DQ和DM在很高的速度下傳輸,所以,需要在每一個字節(jié)里,它們要有嚴格的長度匹配,而且不能有過孔。差分信號對阻抗不連續(xù)的敏感度比較低,所以換層走線是沒多大問題的,在布線時優(yōu)先考慮布時鐘線和DQS。一種DDR4內存信號測試方法;
DDR測試
除了DDR以外,近些年隨著智能移動終端的發(fā)展,由DDR技術演變過來的LPDDR(Low-PowerDDR,低功耗DDR)也發(fā)展很快。LPDDR主要針對功耗敏感的應用場景,相對于同一代技術的DDR來說會采用更低的工作電壓,而更低的工作電壓可以直接減少器件的功耗。比如LPDDR4的工作電壓為1.1V,比標準的DDR4的1.2V工作電壓要低一些,有些廠商還提出了更低功耗的內存技術,比如三星公司推出的LPDDR4x技術,更是把外部I/O的電壓降到了0.6V。但是要注意的是,更低的工作電壓對于電源紋波和串擾噪聲會更敏感,其電路設計的挑戰(zhàn)性更大。除了降低工作電壓以外,LPDDR還會采用一些額外的技術來節(jié)省功耗,比如根據外界溫度自動調整刷新頻率(DRAM在低溫下需要較少刷新)、部分陣列可以自刷新,以及一些對低功耗的支持。同時,LPDDR的芯片一般體積更小,因此占用的PCB空間更小。 借助協議解碼軟件看DDR的會出現數據有那些;上海DDR測試檢修
不同種類的DDR協議測試探頭;浙江DDR測試檢修
4.時延匹配在做到時延的匹配時,往往會在布線時采用trombone方式走線,另外,在布線時難免會有切換板層的時候,此時就會添加一些過孔。不幸的是,但所有這些彎曲的走線和帶過孔的走線,將它們拉直變?yōu)榈乳L度理想走線時,此時它們的時延是不等的,
顯然,上面講到的trombone方式在時延方面同直走線的不對等是很好理解的,而帶過孔的走線就更加明顯了。在中心線長度對等的情況下,trombone走線的時延比直走線的實際延時是要來的小的,而對于帶有過孔的走線,時延是要來的大的。這種時延的產生,這里有兩種方法去解決它。一種方法是,只需要在EDA工具里進行精確的時延匹配計算,然后控制走線的長度就可以了。而另一種方法是在可接受的范圍內,減少不匹配度。對于trombone線,時延的不對等可以通過增大L3的長度而降低,因為并行線間會存在耦合,其詳細的結果,可以通過SigXP仿真清楚的看出,L3長度的不同,其結果會有不同的時延,盡可能的加長S的長度,則可以更好的降低時延的不對等。對于微帶線來說,L3大于7倍的走線到地的距離是必須的。 浙江DDR測試檢修
深圳市力恩科技有限公司是一家貿易型類企業(yè),積極探索行業(yè)發(fā)展,努力實現產品創(chuàng)新。公司是一家有限責任公司企業(yè),以誠信務實的創(chuàng)業(yè)精神、專業(yè)的管理團隊、踏實的職工隊伍,努力為廣大用戶提供***的產品。公司業(yè)務涵蓋實驗室配套,誤碼儀,協議分析儀,矢量網絡分析儀,價格合理,品質有保證,深受廣大客戶的歡迎。力恩科技將以真誠的服務、創(chuàng)新的理念、***的產品,為彼此贏得全新的未來!
DDR測試 測試軟件運行后,示波器會自動設置時基、垂直增益、觸發(fā)等參數進行測量并匯總成一個測試報告,測試報告中列出了測試的項目、是否通過、spec的要求、實測值、margin等。圖5.17是自動測試軟件進行DDR4眼圖睜開度測量的一個例子。信號質量的測試還可以輔助用戶進行內存參數的配置,比如高速的DDR芯片都提供有ODT(OnDieTermination)的功能,用戶可以通過軟件配置改變內存芯片中的匹配電阻,并分析對信號質量的影響。除了一致性測試以外,DDR測試軟件還可以支持調試功能。比如在某個關鍵參數測試失敗后,可以針對這個參數進行Debug。此時,測試軟件會捕獲、存儲一段時間的波...