PCIe5.0物理層技術PCI-SIG組織于2019年發(fā)布了針對PCIe5.0芯片設計的Base規(guī)范,針對板卡設計的CEM規(guī)范也在2021年制定完成,同時支持PCIe5.0的服務器產(chǎn)品也在2021年開始上市發(fā)布。對于PCIe5.0測試來說,其鏈路的拓撲模型與PCIe4.0類似,但數(shù)據(jù)速率從PCIe4.0的16Gbps提升到了32Gbps,因此鏈路上封裝、PCB、連接器的損耗更大,整個鏈路的損耗達到 - 36dB@16GHz,其中系統(tǒng)板損耗為 - 27dB,插卡的損耗為 - 9dB。.20是PCIe5 . 0的 鏈路損耗預算的模型。PCI-e 3.0簡介及信號和協(xié)議測試方法;內蒙古PCI-E測試方案
這個軟件以圖形化的界面指導用戶完 成設置、連接和測試過程,除了可以自動進行示波器測量參數(shù)設置以及生成報告外,還提供 了Swing、Common Mode等更多測試項目,提高了測試的效率和覆蓋率。自動測試軟件使 用的是與SigTest軟件完全一樣的分析算法,從而可以保證分析結果的一致性。圖4.15是 PCIe4.0自動測試軟件的設置界面。
主板和插卡的測試項目針對的是系統(tǒng)設備廠商,需要使用PCI-SIG的測試夾具測 試,遵循的是CEM的規(guī)范。而對于設計PCIe芯片的廠商來說,其芯片本身的性能首先要 滿足的是Base的規(guī)范,并且需要自己設計針對芯片的測試板。16是一個典型的PCIe 芯片的測試板,測試板上需要通過扇出通道(Breakout Channel)把被測信號引出并轉換成 同軸接口直接連接測試儀器。扇出通道的典型長度小于6英寸,對于16Gbps信號的插損 控制在4dB以內。為了測試中可以對扇出通道的影響進行評估或者去嵌入,測試板上還應 設計和扇出通道疊層設計、布線方式盡量一致的復制通道(Replica Channel),復制通道和扇 出通道的區(qū)別是兩端都設計成同軸連接方式,這樣可以通過對復制通道直接進行測試 推測扇出通道的特性。 USB測試PCI-E測試商家為什么PCI-E3.0的一致性測試碼型和PCI-E2.0不一樣?
CTLE均衡器可以比較好地補償傳輸通道的線性損耗,但是對于一些非線性因素(比如 由于阻抗不匹配造成的信號反射)的補償還需要借助于DFE的均衡器,而且隨著信號速率的提升,接收端的眼圖裕量越來越小,采用的DFE技術也相應要更加復雜。在PCle3.0的 規(guī)范中,針對8Gbps的信號,定義了1階的DFE配合CTLE完成信號的均衡;而在PCle4.0 的規(guī)范中,針對16Gbps的信號,定義了更復雜的2階DFE配合CTLE進行信號的均衡。 圖 4 .5 分別是規(guī)范中針對8Gbps和16Gbps信號接收端定義的DFE均衡器(參考資料: PCI Express@ Base Specification 4.0)。
PCIe4.0標準在時鐘架構上除了支持傳統(tǒng)的共參考時鐘(Common Refclk,CC)模式以 外,還可以允許芯片支持參考時鐘(Independent Refclk,IR)模式,以提供更多的連接靈 活性。在CC時鐘模式下,主板會給插卡提供一個100MHz的參考時鐘(Refclk),插卡用這 個時鐘作為接收端PLL和CDR電路的參考。這個參考時鐘可以在主機打開擴頻時鐘 (SSC)時控制收發(fā)端的時鐘偏差,同時由于有一部分數(shù)據(jù)線相對于參考時鐘的抖動可以互 相抵消,所以對于參考時鐘的抖動要求可以稍寬松一些PCI-E3.0設計還可以使用和PCI-E2.0一樣的PCB板材和連接器嗎?
·項目2.6Add-inCardLaneMarginingat16GT/s:驗證插卡能通過LaneMargining功能反映接收到的信號質量,針對16Gbps速率?!ろ椖?.7SystemBoardTransmitterSignalQuality:驗證主板發(fā)送信號質量,針對2.5Gbps、5Gbps、8Gbps、16Gbps速率?!ろ椖?.8SystemBoardTransmitterPresetTest:驗證插卡發(fā)送信號的Preset值是否正確,針對8Gbps和16Gbps速率。·項目2.9SystemBoardTransmitterLinkEqualizationResponseTest:驗證插卡對于鏈路協(xié)商的響應時間,針對8Gbps和16Gbps速率?!ろ椖?.10SystemLaneMarginingat16GT/s:驗證主板能通過LaneMargining功能反映接收到的信號質量,針對16Gbps速率?!ろ椖?.11AddinCardReceiverLinkEqualizationTest:驗證插卡在壓力信號下的接收機性能及誤碼率,要求可以和對端進行鏈路協(xié)商并相應調整對端的預加重,針對8Gbps和16Gbps速率。網(wǎng)絡分析儀測試PCIe gen4和gen5,sdd21怎么去除夾具的值?USB測試PCI-E測試商家
PCI Express物理層接口(PIPE);內蒙古PCI-E測試方案
PCle5.0的鏈路模型及鏈路損耗預算在實際的測試中,為了把被測主板或插卡的PCIe信號從金手指連接器引出,PCI-SIG組織也設計了專門的PCIe5.0測試夾具。PCle5.0的這套夾具與PCle4.0的類似,也是包含了CLB板、CBB板以及專門模擬和調整鏈路損耗的ISI板。主板的發(fā)送信號質量測試需要用到對應位寬的CLB板;插卡的發(fā)送信號質量測試需要用到CBB板;而在接收容限測試中,由于要進行全鏈路的校準,整套夾具都可能會使用到。21是PCIe5.0的測試夾具組成。內蒙古PCI-E測試方案
關于各測試項目的具體描述如下:·項目2.1Add-inCardTransmitterSignalQuality:驗證插卡發(fā)送信號質量,針對2.5Gbps、5Gbps、8Gbps、16Gbps速率?!ろ椖?.2Add-inCardTransmitterPulseWidthJitterTestat16GT/s:驗證插卡發(fā)送信號中的脈沖寬度抖動,針對16Gbps速率。·項目2.3Add-inCardTransmitterPresetTest:驗證插卡發(fā)送信號的Preset值是否正確,針對8Gbps和16Gbps速率。·項目2.4AddinCardTransmitterInitialTXEQTest:...