SigTest軟件的算法由PCI-SIG提供,會對信號進行時鐘恢復、均衡以及眼圖、抖 動的分析。由于PCIe4.0的接收機支持多個不同幅度的CTLE均衡,而且DFE的電平也 可以在一定范圍內調整,所以SigTest軟件會遍歷所有的CTLE值并進行DFE的優(yōu)化,并 根據(jù)眼高、眼寬的結果選擇比較好的值。14是SigTest生成的PCIe4.0的信號質量測試 結果。SigTest需要用戶手動設置示波器采樣、通道嵌入、捕獲數(shù)據(jù)及進行后分析,測試效率 比較低,而且對于不熟練的測試人員還可能由于設置疏忽造成測試結果的不一致,測試項目 也主要限于信號質量與Preset相關的項目。為了提高PCIe測試的效率和測試項目覆蓋 率,有些示波器廠商提供了相應的自動化測試軟件。如果被測件是標準的PCI-E插槽接口,如何進行PCI-E的協(xié)議分析?青海PCI-E測試聯(lián)系方式
·項目2.6Add-inCardLaneMarginingat16GT/s:驗證插卡能通過LaneMargining功能反映接收到的信號質量,針對16Gbps速率?!ろ椖?.7SystemBoardTransmitterSignalQuality:驗證主板發(fā)送信號質量,針對2.5Gbps、5Gbps、8Gbps、16Gbps速率?!ろ椖?.8SystemBoardTransmitterPresetTest:驗證插卡發(fā)送信號的Preset值是否正確,針對8Gbps和16Gbps速率?!ろ椖?.9SystemBoardTransmitterLinkEqualizationResponseTest:驗證插卡對于鏈路協(xié)商的響應時間,針對8Gbps和16Gbps速率。·項目2.10SystemLaneMarginingat16GT/s:驗證主板能通過LaneMargining功能反映接收到的信號質量,針對16Gbps速率。·項目2.11AddinCardReceiverLinkEqualizationTest:驗證插卡在壓力信號下的接收機性能及誤碼率,要求可以和對端進行鏈路協(xié)商并相應調整對端的預加重,針對8Gbps和16Gbps速率。青海PCI-E測試聯(lián)系方式PCI Express物理層接口(PIPE);
在物理層方面,PCIe總線采用多對高速串行的差分信號進行雙向高速傳輸,每對差分 線上的信號速率可以是第1代的2 . 5Gbps、第2代的5Gbps、第3代的8Gbps、第4代的 16Gbps、第5代的32Gbps,其典型連接方式有金手指連接、背板連接、芯片直接互連以及電 纜連接等。根據(jù)不同的總線帶寬需求,其常用的連接位寬可以選擇x1、x4、x8、x16等。如 果采用×16連接以及第5代的32Gbps速率,理論上可以支持約128GBps的雙向總線帶寬。 另外,2019年PCI-SIG宣布采用PAM-4技術,單Lane數(shù)據(jù)速率達到64Gbps的第6代標 準規(guī)范也在討論過程中。列出了PCIe每一代技術發(fā)展在物理層方面的主要變化。
相應地,在CC模式下參考時鐘的 抖動測試中,也會要求測試軟件能夠很好地模擬發(fā)送端和接收端抖動傳遞函數(shù)的影響。而 在IR模式下,主板和插卡可以采用不同的參考時鐘,可以為一些特殊的不太方便進行參考 時鐘傳遞的應用場景(比如通過Cable連接時)提供便利,但由于收發(fā)端參考時鐘不同源,所 以對于收發(fā)端的設計難度要大一些(比如Buffer深度以及時鐘頻差調整機制)。IR模式下 用戶可以根據(jù)需要在參考時鐘以及PLL的抖動之間做一些折中和平衡,保證*終的發(fā)射機 抖動指標即可。圖4.9是PCIe4.0規(guī)范參考時鐘時的時鐘架構,以及不同速率下對于 芯片Refclk抖動的要求。為什么PCI-E3.0的夾具和PCI-E2.0的不一樣?
如前所述,在PCle4.0的主板和插卡測試中,PCB、接插件等傳輸通道的影響是通過測 試夾具進行模擬并且需要慎重選擇ISI板上的測試通道,而對端接收芯片封裝對信號的影 響是通過軟件的S參數(shù)嵌入進行模擬的。測試過程中需要用示波器軟件或者PCI-SIG提 供的測試軟件把這個S參數(shù)文件的影響加到被測波形上。
PCIe4.0信號質量分析可以采用兩種方法: 一種是使用PCI-SIG提供的Sigtest軟件 做手動分析,另一種是使用示波器廠商提供的軟件進行自動測試。 PCI-E3.0設計還可以使用和PCI-E2.0一樣的PCB板材和連接器嗎?北京PCI-E測試系列
走pcie通道的M.2接口必定是支持NVME協(xié)議的嗎?青海PCI-E測試聯(lián)系方式
CTLE均衡器可以比較好地補償傳輸通道的線性損耗,但是對于一些非線性因素(比如 由于阻抗不匹配造成的信號反射)的補償還需要借助于DFE的均衡器,而且隨著信號速率的提升,接收端的眼圖裕量越來越小,采用的DFE技術也相應要更加復雜。在PCle3.0的 規(guī)范中,針對8Gbps的信號,定義了1階的DFE配合CTLE完成信號的均衡;而在PCle4.0 的規(guī)范中,針對16Gbps的信號,定義了更復雜的2階DFE配合CTLE進行信號的均衡。 圖 4 .5 分別是規(guī)范中針對8Gbps和16Gbps信號接收端定義的DFE均衡器(參考資料: PCI Express@ Base Specification 4.0)。青海PCI-E測試聯(lián)系方式
關于各測試項目的具體描述如下:·項目2.1Add-inCardTransmitterSignalQuality:驗證插卡發(fā)送信號質量,針對2.5Gbps、5Gbps、8Gbps、16Gbps速率?!ろ椖?.2Add-inCardTransmitterPulseWidthJitterTestat16GT/s:驗證插卡發(fā)送信號中的脈沖寬度抖動,針對16Gbps速率?!ろ椖?.3Add-inCardTransmitterPresetTest:驗證插卡發(fā)送信號的Preset值是否正確,針對8Gbps和16Gbps速率?!ろ椖?.4AddinCardTransmitterInitialTXEQTest:...