2,MIPI協(xié)議的主要應(yīng)用領(lǐng)域
2.5G、3G手機(jī)、PDA、PMP、手持多媒體設(shè)備
3,目前應(yīng)用為成熟的兩個(gè)接口CSI(CameraSerialInterface)一個(gè)位于處理器和顯示模組之間的高速串行接口DSI(DisplaySerialInterface)一個(gè)位于處理器和攝像模組之間的高速串行接口。
4,DSI分層結(jié)構(gòu)DSI分四層,
對應(yīng)D-PHY、DSI、DCS規(guī)范、分層結(jié)構(gòu)圖如下:
?PHY定義了傳輸媒介,輸入/輸出電路和和時(shí)鐘和信號(hào)機(jī)制。
?LaneManagement層:發(fā)送和收集數(shù)據(jù)流到每條lane。
?LowLevelProtocol層:定義了如何組幀和解析以及錯(cuò)誤檢測等。
?Application層:描述高層編碼和解析數(shù)據(jù)流。 什么是MIPI眼圖測試;上海設(shè)備MIPI測試
液晶屏接口類型有LVDS接口、MIPIDSIDSI接口(下文只討論液晶屏LVDS接口,不討論其它應(yīng)用的LVDS接口,因此說到LVDS接口時(shí)無特殊說明都是指液晶屏LVDS接口),它們的主要信號(hào)成分都是5組差分對,其中1組時(shí)鐘CLK,4組DATA(MIPIDSI接口中稱之為lane),它們到底有什么區(qū)別,能直接互聯(lián)么?在網(wǎng)上搜索“MIPIDSI接口與LVDS接口區(qū)別”找到的答案基本上是描述MIPIDSI接口是什么,LVDS接口是什么,沒有直接回答該問題。深入了解這些資料后,有了一些眉目,整理如下。首先,兩種接口里面的差分信號(hào)是不能直接互聯(lián)的,準(zhǔn)確來說是互聯(lián)后無法使用,MIPIDSI轉(zhuǎn)LVDS比較簡單,有現(xiàn)成的芯片,例如ICN6201、ZA7783;LVDS轉(zhuǎn)MIPIDSI比較復(fù)雜暫時(shí)沒看到通用芯片,基本上是特制模塊,而且原理也比較復(fù)雜。其次,它們的主要區(qū)別總結(jié)為兩點(diǎn):1、LVDS接口只用于傳輸視頻數(shù)據(jù),MIPIDSI不僅能夠傳輸視頻數(shù)據(jù),還能傳輸控制指令;2、LVDS接口主要是將RGBTTL信號(hào)按照SPWG/JEIDA格式轉(zhuǎn)換成LVDS信號(hào)進(jìn)行傳輸,MIPIDSI接口則按照特定的握手順序和指令規(guī)則傳輸屏幕控制所需的視頻數(shù)據(jù)和控制數(shù)據(jù)。上海設(shè)備MIPI測試HISPI, MIPI協(xié)議的區(qū)別;
本文中的MIPI接口用于@示驅(qū)動(dòng)芯片,基于MIPI-DSI協(xié)議來設(shè)計(jì),包括一個(gè)時(shí)鐘通道和兩個(gè)數(shù)據(jù)通道。全部數(shù)據(jù)通道都可用于單向的高速傳輸,但只有條數(shù)據(jù)通道才可用于低速雙向傳輸,從屬端的狀態(tài)信息,像素等是通過該數(shù)據(jù)通道返回。時(shí)鐘通道用于在高速傳輸數(shù)據(jù)的過程中傳輸同步時(shí)鐘信號(hào)。高速接收電路是MIPI接口實(shí)現(xiàn)高傳輸速率的關(guān)鍵模塊,在本文中,時(shí)鐘通道和兩個(gè)數(shù)據(jù)通道采用相同的高速接收電路結(jié)構(gòu),單通道數(shù)據(jù)傳輸速率可達(dá)到1Gbps。。
關(guān)于MIPI測試一,
MIPI協(xié)議相關(guān)簡介
1,MIPI協(xié)議和聯(lián)盟MIPI協(xié)議,即移動(dòng)產(chǎn)業(yè)處理器接口(MobileIndustryProcessorInterface簡稱MIPI)。MIPI是由諾基亞、ARM、意法半導(dǎo)體、德州儀器、英特爾、飛思卡爾等廠商聯(lián)盟發(fā)起的為移動(dòng)應(yīng)用處理器制定的開放標(biāo)準(zhǔn)和一個(gè)規(guī)范。隨著客戶要求手機(jī)攝像頭像素越來越高同時(shí)要求高的傳輸速度傳統(tǒng)的并口傳輸越來越受到挑戰(zhàn)。提高并口傳輸?shù)妮敵鰰r(shí)鐘是一個(gè)辦法但會(huì)導(dǎo)致系統(tǒng)的EMC設(shè)計(jì)變得越來困難,增加傳輸線的位數(shù)是但是這又不符合小型化的趨勢。采用MIPI接口的模組相較于并口具有速度快、傳輸數(shù)據(jù)量大、功耗低、抗干擾好的優(yōu)點(diǎn)越來越受到客戶的青睞并在迅速增長。 MIPI M-PHY的協(xié)議解碼;
。DPHY的物理層支持HS(HighSpeed)和LP(LowPower)兩種工作模式。HS模式下采用低壓差分信號(hào),功耗較大,但是可以傳輸很高的數(shù)據(jù)速率(數(shù)據(jù)速率為80M1GbpsLP模式下采用單端信號(hào),數(shù)據(jù)速率很低(<10Mbps),但是相應(yīng)的功耗也很低。兩種模式的結(jié)合保證了MIPI總線在需要傳輸大量數(shù)據(jù)(如圖像)時(shí)可以高速傳輸,而在不需要大數(shù)據(jù)量傳輸時(shí)又能夠減少功耗。用示波器捕獲的MIPI信號(hào),可以清楚地看到HS和LP信號(hào)。
由于 MIPI D PHY 的信號(hào)比較復(fù)雜,要保證接口 信號(hào)和協(xié)議 的一致性需要很復(fù)雜的測試。為了提高測試的效率, Keysight 提供了基于示波器和邏輯分析儀的 MIPI D PHY 測試平臺(tái)。 數(shù)字示波器使用及MIPI-DSI信號(hào)測量;上海設(shè)備MIPI測試
MIPI信號(hào)完整性測試通常包括哪些方面;上海設(shè)備MIPI測試
MIPI是一個(gè)比較新的標(biāo)準(zhǔn),其規(guī)范也在不斷修改和改進(jìn),目前比較成熟的接口應(yīng)用有DSI(顯示接口)和CSI(攝像頭接口)。CSI/DSI分別是指其承載的是針對Camera或Display應(yīng)用,都有復(fù)雜的協(xié)議結(jié)構(gòu)。以DSI為例,其協(xié)議層結(jié)構(gòu)如下:
CSI/DSI的物理層(PhyLayer)由專門的WorkGroup負(fù)責(zé)制定,其目前的標(biāo)準(zhǔn)是D-PHY。D-PHY采用1對源同步的差分時(shí)鐘和1~4對差分?jǐn)?shù)據(jù)線來進(jìn)行數(shù)據(jù)傳輸。數(shù)據(jù)傳輸采用DDR方式,即在時(shí)鐘的上下邊沿都有數(shù)據(jù)傳輸。
D-PHY的物理層支持HS(HighSpeed)和LP(LowPower)兩種工作模式。HS模式下采用低壓差分信號(hào),功耗較大,但是可以傳輸很高的數(shù)據(jù)速率(數(shù)據(jù)速率為80M~1Gbps);LP模式下采用單端信號(hào),數(shù)據(jù)速率很低(<10Mbps),但是相應(yīng)的功耗也很低。兩種模式的結(jié)合保證了MIPI總線在需要傳輸大量數(shù)據(jù)(如圖像)時(shí)可以高速傳輸,而在不需要大數(shù)據(jù)量傳輸時(shí)又能夠減少功耗。
CSI接口
CSI-2是一個(gè)單或雙向差分串行界面,包含時(shí)鐘和數(shù)據(jù)信號(hào)。CSI-2的層次結(jié)構(gòu):CSI-2由應(yīng)用層、協(xié)議層、物理層組成。
協(xié)議層包含三層:
像素/字節(jié)打包/解包層,
LLP(LowLevelProtocol)層, 上海設(shè)備MIPI測試
MIPI顯示器工作組DickLawrence在一份聲明中稱,“這一標(biāo)準(zhǔn)給從簡單的低端設(shè)備、到高復(fù)雜性的智能電話、再到更大型手持平臺(tái)的移動(dòng)系統(tǒng)帶給重大好處。移動(dòng)產(chǎn)業(yè)一直期待著統(tǒng)一到一種開放標(biāo)準(zhǔn)上,而SDI提供了驅(qū)動(dòng)這一轉(zhuǎn)變的強(qiáng)制性技術(shù)。串行接口一般采用差分結(jié)構(gòu),利用幾百mV的差分信號(hào),在收發(fā)端之間傳送數(shù)據(jù)。串行比并行相比:更節(jié)省PCB板的布線面積,增強(qiáng)空間利用率;差分信號(hào)增強(qiáng)了自身的EMI抗干擾能力,同時(shí)減少了對其他信號(hào)的干擾;低的電壓擺幅可以做到更高的速度,更小的功耗.MIPI 速率和幀率的關(guān)系;河北眼圖測試MIPI測試 2,MIPID-PHY測試項(xiàng)目 (1)DataLaneHS-...