由于D-PHY信號比較復(fù)雜,測試項目也很多,為了方便對D-PHY信號的分析,MIPI協(xié)會提供了一個的DPHYGUI的信號分析軟件。用戶可以用示波器手動捕獲到相應(yīng)的LP或HS的信號并保存成數(shù)據(jù)文件,然后用這個軟件對波形進行分析,圖13.9DPHYGUI軟件的界面。
但需要注意的是,DPHYGUI軟件只側(cè)重于對LP或HS信號質(zhì)量的分析,對于測試規(guī)范中要求的一些LP和HS狀態(tài)間切換的時序關(guān)系以及Data和Clock間時序關(guān)系的測試項目覆蓋較少。另外,使用DPHYGUI軟件做分析前,用戶需要對D-PHY的信號以及示波器的設(shè)置非常熟悉才能夠捕獲到正確的數(shù)據(jù)波形并保存下來。為了加快和方便D-PHY信號的測試,可以使用示波器廠商額外提供的針對D-PHY的信號一致性測試軟件,如Agilent公司的U7238BMIPID-PHY信號一致性測試軟件平臺,這個軟件完全覆蓋了MIPI協(xié)會的CTS對信號質(zhì)量測試要求的所有項目,采用圖形化的界面指導(dǎo)用戶完成測試參數(shù)的設(shè)置和連接,并自動完成信號質(zhì)量的測試和測試報告的生成。 MIPI-DSI從機接口電路主要包括4個模塊:物理傳輸層模塊、通道管理層模塊、協(xié)議層模塊以及應(yīng)用層模塊;重慶MIPI測試銷售
在四條通路之間,在以2.5 Gbps/路運行時,D-PHY 1.2信號的最大吞吐量約為10 Gbps。物理層信號有兩種模式:高速(HS)模式和低功率(LP)模式。高速[HS]模式用于快速傳送數(shù)據(jù)。在系統(tǒng)處于空閑時,低功率[LP]模式用來傳送控制信息,以延長電池續(xù)航時間。HS和LP模式有不同的端接方式,系統(tǒng)應(yīng)能夠動態(tài)改變端接方式,以支持這兩種模式
HS數(shù)據(jù)的速度越高,顯示器能夠支持的分辨率越高,影像的清晰度也就越好。數(shù)據(jù)速率與分辨率之間的關(guān)系,還要看一下其他幾個參數(shù)。
●像素時鐘:決定著像素傳送的速率
●刷新速率:屏幕每秒刷新次數(shù)
●色彩深度:用來表示一個像素的顏色的位數(shù)像素時鐘的推導(dǎo)公式如下:像素時鐘=水平樣點數(shù)x垂直行數(shù)x刷新速率。其中水平樣點數(shù)和垂直行數(shù)包括水平和垂直消隱間隔。 重慶MIPI測試執(zhí)行標(biāo)準(zhǔn)時序測試:測試MIPI接口的信號時序是否符合規(guī)范,包括時鐘頻率、數(shù)據(jù)延遲、數(shù)據(jù)速率等;
2,MIPID-PHY測試項目
(1)DataLaneHS-TXDifferentialVoltages
(2)DataLaneHS-TXDifferentialVoltageMismatch
(3)DataLaneHS-TXSingle-EndedOutputHighVoltages(
4)DataLaneHS-TXStaticCommon-ModeVoltages
(5)DataLaneHS-TXStaticCommon-ModeVoltageMismatchΔV_CMTX(1,0)
(6)DataLaneHS-TXDynamicCommon-LevelVariationsBetween50-450MHz
(7)1.3.10DataLaneHS-TXDynamicCommon-LevelVariationsAbove450MHz
(8)DataLaneHS-TX20%-80%RiseTime
(9)DataLaneHS-TX80%-20%FallTime
(10)DataLaneHSEntry:T_LPXValue
(11)DataLaneHSEntry:T_HS-PREPAREValue
(12)DataLaneHSEntry:T_HS-PREPARE+T_HS-ZEROValue
(13)DataLaneHSExit:T_HS-TRAILValue
(14)DataLaneHSExit:30%-85%Post-EoTRiseTimeT_REOT
(15)DataLaneHSExit:T_EOTValue
(16)DataLaneHSExit:T_HS-EXITValue
(17)HSEntry:T_CLK-PREValue
(18)HSExit:T_CLK-POSTValue
(19)HSClockRisingEdgeAlignmenttoFirstPayloadBit
(ata-to-ClockSkew(T_SKEW[TX])
(21)ClockLaneHSClockInstantaneous:UI_INSTValue
(22)ClockLaneHSClockDeltaUI:(ΔUI)Value
移動產(chǎn)/處理器接口MIPI(mobileindustryprocessorinter-face)是為移動應(yīng)用處理器制定開放標(biāo)準(zhǔn),旨在為移動設(shè)備內(nèi)部的攝像頭、顯示屏、射頻,基帶等提供標(biāo)準(zhǔn)化接口。它使這些設(shè)備的接口既能增加帶寬,提高性能,同時又能降低成本、復(fù)雜度、功耗以及電磁干擾。MIPI并不是一個單一的接口或協(xié)議,而是包含了一套協(xié)議和標(biāo)準(zhǔn),以滿足各種子系統(tǒng)獨特的需求。D-PHY提供了主機和從機之間的同步物理連接。一個典型的DPHY配置包含一個時鐘通道模塊和一至四個數(shù)據(jù)通道模塊。D-PHY采用差分信號與另一端的D-PHY連通以高速傳輸圖像數(shù)據(jù),低速傳輸控制與狀態(tài)信息則采用單端信號進行。MIPI-DSI是MIPI聯(lián)盟移動設(shè)備提出的一種高速,低功耗的串行接口,可高分辨率顯示,降低顯示模塊功耗需求;
本文中的MIPI接口用于@示驅(qū)動芯片,基于MIPI-DSI協(xié)議來設(shè)計,包括一個時鐘通道和兩個數(shù)據(jù)通道。全部數(shù)據(jù)通道都可用于單向的高速傳輸,但只有條數(shù)據(jù)通道才可用于低速雙向傳輸,從屬端的狀態(tài)信息,像素等是通過該數(shù)據(jù)通道返回。時鐘通道用于在高速傳輸數(shù)據(jù)的過程中傳輸同步時鐘信號。高速接收電路是MIPI接口實現(xiàn)高傳輸速率的關(guān)鍵模塊,在本文中,時鐘通道和兩個數(shù)據(jù)通道采用相同的高速接收電路結(jié)構(gòu),單通道數(shù)據(jù)傳輸速率可達到1Gbps。。MIPI測試接口引腳定義;重慶MIPI測試執(zhí)行標(biāo)準(zhǔn)
數(shù)據(jù)線的LP信號質(zhì)量測試;重慶MIPI測試銷售
MIPI規(guī)范框架MIPI規(guī)范為IIoT應(yīng)用程序提供了以下好處:
機器等對安全性要求高的設(shè)備可從MIPI的功能安全接口中受益
低功耗設(shè)備受益于MIPI的節(jié)能功能
連接的設(shè)備受益于MIPI的5G
尺寸受限制的設(shè)備得益于
MIPI的低引腳/線數(shù)和低EMIMIPI的軟件和調(diào)試資源可加速設(shè)備設(shè)計和開發(fā)。
IIoT解決方案將建立在的設(shè)備之上。我們重點介紹了一些示例,以說明MIPI規(guī)范對不同IIoT用例的適用性。
支持機器視覺的MIPI規(guī)范包括:
MIPICC-PHY,D-PHY或A-PHY上的MIPICSI-2提供高度可擴展的協(xié)議以連接高分辨率相機,從而實現(xiàn)低功耗視覺推斷MIPII3C為攝像機和其他傳感器提供低復(fù)雜度的雙線命令和控制接口 重慶MIPI測試銷售
MIPI顯示器工作組DickLawrence在一份聲明中稱,“這一標(biāo)準(zhǔn)給從簡單的低端設(shè)備、到高復(fù)雜性的智能電話、再到更大型手持平臺的移動系統(tǒng)帶給重大好處。移動產(chǎn)業(yè)一直期待著統(tǒng)一到一種開放標(biāo)準(zhǔn)上,而SDI提供了驅(qū)動這一轉(zhuǎn)變的強制性技術(shù)。串行接口一般采用差分結(jié)構(gòu),利用幾百mV的差分信號,在收發(fā)端之間傳送數(shù)據(jù)。串行比并行相比:更節(jié)省PCB板的布線面積,增強空間利用率;差分信號增強了自身的EMI抗干擾能力,同時減少了對其他信號的干擾;低的電壓擺幅可以做到更高的速度,更小的功耗.MIPI 速率和幀率的關(guān)系;河北眼圖測試MIPI測試 2,MIPID-PHY測試項目 (1)DataLaneHS-...