。DPHY的物理層支持HS(HighSpeed)和LP(LowPower)兩種工作模式。HS模式下采用低壓差分信號(hào),功耗較大,但是可以傳輸很高的數(shù)據(jù)速率(數(shù)據(jù)速率為80M1GbpsLP模式下采用單端信號(hào),數(shù)據(jù)速率很低(<10Mbps),但是相應(yīng)的功耗也很低。兩種模式的結(jié)合保證了MIPI總線在需要傳輸大量數(shù)據(jù)(如圖像)時(shí)可以高速傳輸,而在不需要大數(shù)據(jù)量傳輸時(shí)又能夠減少功耗。用示波器捕獲的MIPI信號(hào),可以清楚地看到HS和LP信號(hào)。
由于 MIPI D PHY 的信號(hào)比較復(fù)雜,要保證接口 信號(hào)和協(xié)議 的一致性需要很復(fù)雜的測(cè)試。為了提高測(cè)試的效率, Keysight 提供了基于示波器和邏輯分析儀的 MIPI D PHY 測(cè)試平臺(tái)。 MIPI測(cè)試有什么作用?江西MIPI測(cè)試銷售價(jià)格
2,MIPID-PHY測(cè)試項(xiàng)目
(1)DataLaneHS-TXDifferentialVoltages
(2)DataLaneHS-TXDifferentialVoltageMismatch
(3)DataLaneHS-TXSingle-EndedOutputHighVoltages(
4)DataLaneHS-TXStaticCommon-ModeVoltages
(5)DataLaneHS-TXStaticCommon-ModeVoltageMismatchΔV_CMTX(1,0)
(6)DataLaneHS-TXDynamicCommon-LevelVariationsBetween50-450MHz
(7)1.3.10DataLaneHS-TXDynamicCommon-LevelVariationsAbove450MHz
(8)DataLaneHS-TX20%-80%RiseTime
(9)DataLaneHS-TX80%-20%FallTime
(10)DataLaneHSEntry:T_LPXValue
(11)DataLaneHSEntry:T_HS-PREPAREValue
(12)DataLaneHSEntry:T_HS-PREPARE+T_HS-ZEROValue
(13)DataLaneHSExit:T_HS-TRAILValue
(14)DataLaneHSExit:30%-85%Post-EoTRiseTimeT_REOT
(15)DataLaneHSExit:T_EOTValue
(16)DataLaneHSExit:T_HS-EXITValue
(17)HSEntry:T_CLK-PREValue
(18)HSExit:T_CLK-POSTValue
(19)HSClockRisingEdgeAlignmenttoFirstPayloadBit
(ata-to-ClockSkew(T_SKEW[TX])
(21)ClockLaneHSClockInstantaneous:UI_INSTValue
(22)ClockLaneHSClockDeltaUI:(ΔUI)Value
MIPI規(guī)范框架MIPI規(guī)范為IIoT應(yīng)用程序提供了以下好處:
機(jī)器等對(duì)安全性要求高的設(shè)備可從MIPI的功能安全接口中受益
低功耗設(shè)備受益于MIPI的節(jié)能功能
連接的設(shè)備受益于MIPI的5G
尺寸受限制的設(shè)備得益于
MIPI的低引腳/線數(shù)和低EMIMIPI的軟件和調(diào)試資源可加速設(shè)備設(shè)計(jì)和開發(fā)。
IIoT解決方案將建立在的設(shè)備之上。我們重點(diǎn)介紹了一些示例,以說明MIPI規(guī)范對(duì)不同IIoT用例的適用性。
支持機(jī)器視覺的MIPI規(guī)范包括:
MIPICC-PHY,D-PHY或A-PHY上的MIPICSI-2提供高度可擴(kuò)展的協(xié)議以連接高分辨率相機(jī),從而實(shí)現(xiàn)低功耗視覺推斷MIPII3C為攝像機(jī)和其他傳感器提供低復(fù)雜度的雙線命令和控制接口 MIPI-DSI接口IP設(shè)計(jì)與仿真;
(3)HS信號(hào)電平判決和建立/保持時(shí)間容限(GROUP3:HS-RXVOLTAGEANDSETUP/HOLDREQUIREMENTS):其中包含了被測(cè)件對(duì)于HS信號(hào)共模電壓、差分電壓、單端電壓、共模噪聲、建立/保持時(shí)間的容限測(cè)試等。(TestIDs:2.3.1,2.3.2,2.3.3,2.3.4,2.3.5,2.3.6,2.3.7.2.3.8)
(4)HS信號(hào)時(shí)序容限測(cè)試(GROUP4:HS-RXTIMERREQUIREMENTS):其中包含了對(duì)于HS和LP間狀態(tài)切換時(shí)的一系列時(shí)序參數(shù)的容限測(cè)試。(TestIDs;2.4.1,2.4.22.4.3,2.4.4,2.4.5,2.4.6,2.4.7,2.4.8,2.4.9,2.4.10,2.4.11)
D-PHY的接收端測(cè)試中,需要用到多通道的碼型發(fā)生以產(chǎn)生多通道的D-PHY的信號(hào),碼型發(fā)生器需要在軟件的控制下改變HS/LP信號(hào)的電平、偏置、注入噪聲、改變時(shí)序關(guān)系等。圖13.13是以Agilent公司的81250并行誤碼儀平臺(tái)構(gòu)建的一套D-PHY信號(hào)的接收容限測(cè)試系統(tǒng)。 MIPI接口一致性測(cè)試 MIPI物理層測(cè)試 MIPI接口測(cè)試;陜西MIPI測(cè)試銷售電話
MIPI D-PHY物理層自動(dòng)一致性測(cè)試;江西MIPI測(cè)試銷售價(jià)格
移動(dòng)產(chǎn)/處理器接口MIPI(mobileindustryprocessorinter-face)是為移動(dòng)應(yīng)用處理器制定開放標(biāo)準(zhǔn),旨在為移動(dòng)設(shè)備內(nèi)部的攝像頭、顯示屏、射頻,基帶等提供標(biāo)準(zhǔn)化接口。它使這些設(shè)備的接口既能增加帶寬,提高性能,同時(shí)又能降低成本、復(fù)雜度、功耗以及電磁干擾。MIPI并不是一個(gè)單一的接口或協(xié)議,而是包含了一套協(xié)議和標(biāo)準(zhǔn),以滿足各種子系統(tǒng)獨(dú)特的需求。D-PHY提供了主機(jī)和從機(jī)之間的同步物理連接。一個(gè)典型的DPHY配置包含一個(gè)時(shí)鐘通道模塊和一至四個(gè)數(shù)據(jù)通道模塊。D-PHY采用差分信號(hào)與另一端的D-PHY連通以高速傳輸圖像數(shù)據(jù),低速傳輸控制與狀態(tài)信息則采用單端信號(hào)進(jìn)行。江西MIPI測(cè)試銷售價(jià)格
MIPI顯示器工作組DickLawrence在一份聲明中稱,“這一標(biāo)準(zhǔn)給從簡(jiǎn)單的低端設(shè)備、到高復(fù)雜性的智能電話、再到更大型手持平臺(tái)的移動(dòng)系統(tǒng)帶給重大好處。移動(dòng)產(chǎn)業(yè)一直期待著統(tǒng)一到一種開放標(biāo)準(zhǔn)上,而SDI提供了驅(qū)動(dòng)這一轉(zhuǎn)變的強(qiáng)制性技術(shù)。串行接口一般采用差分結(jié)構(gòu),利用幾百mV的差分信號(hào),在收發(fā)端之間傳送數(shù)據(jù)。串行比并行相比:更節(jié)省PCB板的布線面積,增強(qiáng)空間利用率;差分信號(hào)增強(qiáng)了自身的EMI抗干擾能力,同時(shí)減少了對(duì)其他信號(hào)的干擾;低的電壓擺幅可以做到更高的速度,更小的功耗.MIPI 速率和幀率的關(guān)系;河北眼圖測(cè)試MIPI測(cè)試 2,MIPID-PHY測(cè)試項(xiàng)目 (1)DataLaneHS-...