克勞德高速數(shù)字信號測試實(shí)驗(yàn)室
MIPID-PHY信號質(zhì)量測試
MIPID-PHY的信號質(zhì)量的測試方法主要參考MIPI協(xié)會(huì)發(fā)布的CTS(D-PHYPhysicalLayerConformanceTestSuite)。要進(jìn)行MIPI信號質(zhì)量的測試,首先要選擇合適帶寬的示波器。按照MIPI協(xié)會(huì)的要求,測試MIPID-PHY的信號質(zhì)量需要至少4GHz帶寬的示波器。為了提高更好測試的效率,測試中推薦采用4支探頭分別連接clk+/clk-和data+data一信號進(jìn)行測試,對于有多條Lane的情況可以每條數(shù)據(jù)Lane分別測試。 嵌入式--接口--MIPI接口;寧夏MIPI測試眼圖測試
一般來說,比較器的失調(diào)電壓主要是由于輸入管不完全對稱引起的。當(dāng)比較器存在輸入失調(diào)時(shí),流經(jīng)DPAIR2模塊中輸人對管的電流會(huì)不一致,從而造成流入NLOAD2模塊的電流大小也不一致。此時(shí)通過改變控制字,使itrimm電流與iconst電流大小不同,在NLOAD2模塊中通過電流鏡補(bǔ)償輸入對管引起的電流差異,使得vpp和vpn端口剩下的電流一致,從而實(shí)現(xiàn)offset補(bǔ)償。校準(zhǔn)時(shí),將比較器差分輸入端連接到地,通過對五位控制字從00000到11111掃描,再從11111到00000掃描,觀察比較器的輸出,從而得到合適的控制字,實(shí)現(xiàn)offset校準(zhǔn)。經(jīng)仿真表明,該電路可實(shí)現(xiàn)+/-30mV的失調(diào)電壓校準(zhǔn)。寧夏MIPI測試眼圖測試MIPI測試 D-PHY物理層自動(dòng)一致性;
MIPI 組織主要致力于把移動(dòng)通信設(shè)備內(nèi)部的接口標(biāo)準(zhǔn)化從而減少兼容性問題并簡化設(shè)計(jì)。下圖是按照 MIPI 組織的設(shè)想未來智能移動(dòng)通信設(shè)備的內(nèi)部架構(gòu)。
目前已經(jīng)比較成熟的 MIPI 應(yīng)用有攝像頭的 CSI 接口、顯示屏的 DSI 接口以及基帶和射頻間的 DigRF 接口。 UFS 、 LLI 等規(guī)范正在逐步制定和完善過程中。
CSI/DSI的物理層(PhyLayer)由專門的WorkGroup負(fù)責(zé)制定,其目前采用的物理層標(biāo)準(zhǔn)是DPHY。DPHY采用1對源同步的差分時(shí)鐘和14對差分?jǐn)?shù)據(jù)線來進(jìn)行數(shù)據(jù)傳輸。數(shù)據(jù)傳輸采用DDR方式,即在時(shí)鐘的上下邊沿都有數(shù)據(jù)傳輸。
MIPI M-PHY的協(xié)議解碼
使用M-PHY總線的MIPI接口(如DigRFV4、LLIUniPro等)目前還是比較新的標(biāo)準(zhǔn),很多功能還在開發(fā)過程中,用戶在實(shí)際的應(yīng)用過程中除了會(huì)遇到信號質(zhì)量的問題外,還可能會(huì)遇到各種各樣協(xié)議方面的問題。如果要對相應(yīng)的協(xié)議做具體的分析和調(diào)試,需要使用的協(xié)議分析儀(如Agilent公司的DigRF協(xié)議分析儀和訓(xùn)練器),的協(xié)議分析儀可以有很深的內(nèi)存深度,可以針對相應(yīng)的協(xié)議設(shè)置多級的復(fù)雜觸發(fā),可以對不關(guān)心的數(shù)據(jù)包進(jìn)行相應(yīng)的過濾,因此很多芯片廠家會(huì)選擇的協(xié)議分析進(jìn)行協(xié)議測試。而對于很多具體的使用者來說,可能只需要簡單地了解一下總線上當(dāng)前的狀態(tài),能夠分析示波器上當(dāng)前捕獲的這段波形中傳輸?shù)氖鞘裁磾?shù)據(jù)包以及包里的具體內(nèi)容,這時(shí)候就可以考慮選擇示波器里的協(xié)議解碼功能。
例如基于示波器的N8807ADigRFV4協(xié)議解碼軟件、N8808AUniPro協(xié)議解碼軟件、N8809ALLI協(xié)議解碼軟件、N8818AUFS協(xié)議解碼軟件等。圖14.8~圖14.10是幾個(gè)在示波器里進(jìn)行M-PHY總線解碼的例子。 信號完整性測試:檢查MIPI信號傳輸?shù)目煽啃院头€(wěn)定性,包括檢測信號波形的噪聲、抖動(dòng)、失真等;
2,MIPI協(xié)議的主要應(yīng)用領(lǐng)域
2.5G、3G手機(jī)、PDA、PMP、手持多媒體設(shè)備
3,目前應(yīng)用為成熟的兩個(gè)接口CSI(CameraSerialInterface)一個(gè)位于處理器和顯示模組之間的高速串行接口DSI(DisplaySerialInterface)一個(gè)位于處理器和攝像模組之間的高速串行接口。
4,DSI分層結(jié)構(gòu)DSI分四層,
對應(yīng)D-PHY、DSI、DCS規(guī)范、分層結(jié)構(gòu)圖如下:
?PHY定義了傳輸媒介,輸入/輸出電路和和時(shí)鐘和信號機(jī)制。
?LaneManagement層:發(fā)送和收集數(shù)據(jù)流到每條lane。
?LowLevelProtocol層:定義了如何組幀和解析以及錯(cuò)誤檢測等。
?Application層:描述高層編碼和解析數(shù)據(jù)流。 MIPI-DSI從機(jī)接口電路主要包括4個(gè)模塊:物理傳輸層模塊、通道管理層模塊、協(xié)議層模塊以及應(yīng)用層模塊;寧夏MIPI測試眼圖測試
數(shù)字示波器使用及MIPI-DSI信號測量;寧夏MIPI測試眼圖測試
通道管理層:包括時(shí)鐘切換模塊和數(shù)據(jù)融合電路,時(shí)鐘切換模塊主要為數(shù)據(jù)處理邏輯提供時(shí)鐘信號,高速接收時(shí)提供主機(jī)發(fā)送過來并進(jìn)行四分頻后的時(shí)鐘,低功耗傳輸時(shí)提供數(shù)據(jù)通道0總線異或而來的同步時(shí)鐘,TA傳輸時(shí)則提供本地時(shí)鐘作為電路的同步時(shí)鐘。數(shù)據(jù)融合模塊則將物理傳輸層輸出的數(shù)據(jù)進(jìn)行融合,并進(jìn)行多級緩存,以備協(xié)議層進(jìn)行數(shù)據(jù)的ECC、CRC檢測及數(shù)據(jù)解碼操作。
協(xié)議層:對數(shù)據(jù)進(jìn)行ECC和CRC檢測,并進(jìn)行數(shù)據(jù)包的解碼,輸出相應(yīng)的控制信號,若檢測到MIPI協(xié)議所規(guī)定的底層協(xié)議錯(cuò)誤,則標(biāo)志相應(yīng)的錯(cuò)誤標(biāo)志,在TA傳輸則進(jìn)行數(shù)據(jù)包的編碼發(fā)送到物理傳輸層。
應(yīng)用層:根據(jù)協(xié)議層數(shù)據(jù)包解碼結(jié)果,若是高速的圖像數(shù)據(jù),則將數(shù)據(jù)轉(zhuǎn)換成DPI格式輸出,若是低功耗數(shù)據(jù)或命令,則將數(shù)據(jù)轉(zhuǎn)換成DBI格式輸出。 寧夏MIPI測試眼圖測試
MIPI顯示器工作組DickLawrence在一份聲明中稱,“這一標(biāo)準(zhǔn)給從簡單的低端設(shè)備、到高復(fù)雜性的智能電話、再到更大型手持平臺(tái)的移動(dòng)系統(tǒng)帶給重大好處。移動(dòng)產(chǎn)業(yè)一直期待著統(tǒng)一到一種開放標(biāo)準(zhǔn)上,而SDI提供了驅(qū)動(dòng)這一轉(zhuǎn)變的強(qiáng)制性技術(shù)。串行接口一般采用差分結(jié)構(gòu),利用幾百mV的差分信號,在收發(fā)端之間傳送數(shù)據(jù)。串行比并行相比:更節(jié)省PCB板的布線面積,增強(qiáng)空間利用率;差分信號增強(qiáng)了自身的EMI抗干擾能力,同時(shí)減少了對其他信號的干擾;低的電壓擺幅可以做到更高的速度,更小的功耗.MIPI 速率和幀率的關(guān)系;河北眼圖測試MIPI測試 2,MIPID-PHY測試項(xiàng)目 (1)DataLaneHS-...