高速運(yùn)行的物理層D-PHY的物理層由一個(gè)時(shí)鐘和四條數(shù)據(jù)通路[D0:D3]組成,可以以非常高的速度運(yùn)行。物理層可以支持不同的協(xié)議層。例如,攝像機(jī)捕捉的影像可以通過采用CSI-2協(xié)議的D-PHY物理層傳送到處理器,再傳送到應(yīng)用處理器,然后通過采用DSI協(xié)議的D-PHY物理層傳送到顯示器。這里的CSI和DSI指D-PHY上運(yùn)行的協(xié)議。每條通路上的數(shù)據(jù)在使用V1.2標(biāo)準(zhǔn)時(shí)傳送速率可以達(dá)到2.5Gbps,在使用V2.1標(biāo)準(zhǔn)時(shí)可以達(dá)到4.5Gbps,從而可以傳送高分辨率和高清晰度的影像。MIPI測(cè)試 D-PHY物理層自動(dòng)一致性;浙江MIPI測(cè)試安裝
2,MIPI協(xié)議的主要應(yīng)用領(lǐng)域
2.5G、3G手機(jī)、PDA、PMP、手持多媒體設(shè)備
3,目前應(yīng)用為成熟的兩個(gè)接口CSI(CameraSerialInterface)一個(gè)位于處理器和顯示模組之間的高速串行接口DSI(DisplaySerialInterface)一個(gè)位于處理器和攝像模組之間的高速串行接口。
4,DSI分層結(jié)構(gòu)DSI分四層,
對(duì)應(yīng)D-PHY、DSI、DCS規(guī)范、分層結(jié)構(gòu)圖如下:
?PHY定義了傳輸媒介,輸入/輸出電路和和時(shí)鐘和信號(hào)機(jī)制。
?LaneManagement層:發(fā)送和收集數(shù)據(jù)流到每條lane。
?LowLevelProtocol層:定義了如何組幀和解析以及錯(cuò)誤檢測(cè)等。
?Application層:描述高層編碼和解析數(shù)據(jù)流。 重慶MIPI測(cè)試維修電話MIPI接口一致性測(cè)試 MIPI物理層測(cè)試 MIPI接口測(cè)試;
如何測(cè)試電接口信令?
數(shù)據(jù)在HS模式下傳送,在線路空閑時(shí),發(fā)射機(jī)切換到低功率模式,以便節(jié)能。在高速(HS)模式下,差分電壓最小值是140mV,標(biāo)稱值是200mV,比較大值是270mV,數(shù)據(jù)速率擴(kuò)展到比較大2.5Gb/s。HS模式由兩種可能狀態(tài)組成:Differential-0(HS-0)和Differential-1(HS-1)。在低功率(LP)模式下,信令采用兩條單端線路,擺幅為1.2V,比較大運(yùn)行數(shù)據(jù)速率為10Mb/s。數(shù)據(jù)+(Dp)線路和數(shù)據(jù)-(Dn)線路相互獨(dú)立。每條線路可以有兩種狀態(tài):0和1,這會(huì)導(dǎo)致LP模式,其有四種可能的狀態(tài):LP-00,LP-01,LP-10,LP-11。
MIPICSI/DSI的協(xié)議測(cè)試
對(duì)于從事MIPICSI/DSI的芯片和模塊開發(fā)的用戶來說,需要的是能夠地驗(yàn)證被測(cè)件的功能及在各種可能出現(xiàn)的情況下的表現(xiàn),依靠示波器提供的信號(hào)質(zhì)量分析和協(xié)議解碼功能就不太夠了(主要是內(nèi)存深度和觸發(fā)功能的限制),這時(shí)的協(xié)議分析儀是個(gè)更好的選擇,例如Agilent公司基于U4421A平臺(tái)的MIPICSI/DSI的協(xié)議分析和信號(hào)激勵(lì)方案。如圖13.14所示,U4421A采用的也是AXIe的模塊式結(jié)構(gòu),是插在AXle機(jī)箱里的一個(gè)分析模塊,根據(jù)不同的License選件可以配置分析儀或訓(xùn)練器功能,或者兩者兼有。 MIPI-DSI接口IP設(shè)計(jì)模擬部分采用定制方法;
MIPI還是一個(gè)正在發(fā)展的規(guī)范,其未來的改進(jìn)方向包括采用更高速的嵌入式時(shí)鐘的M-PHY作為物理層、CSI/DSI向更高版本發(fā)展、完善基帶和射頻芯片間的DigRFV4接口、定義高速存儲(chǔ)接口UFS(主要是JEDEC組織)等。當(dāng)然,MIPI能否成功,還取決于市場(chǎng)的選擇。
當(dāng)前,終端市場(chǎng)要求新設(shè)計(jì)具有更低功耗、更高數(shù)據(jù)傳輸率和更小的PCB占位空間,在這種巨大壓力之下,一些智能化且具有更高性能價(jià)格比的替代方案開始逐漸為相關(guān)設(shè)計(jì)人員所采用?,F(xiàn)在使用的幾種基于標(biāo)準(zhǔn)的串行差分接口當(dāng)中,MIPI接口在功率敏感同時(shí)又要求高性能的移動(dòng)手持式設(shè)備領(lǐng)域中的增長(zhǎng)極為迅速。而基帶和顯示器/相機(jī)模塊對(duì)MIPI顯示器串行接口(DisplaySerialInterface,DSI)和相機(jī)串行接口(CameraSerialInterface,CSI-2)協(xié)議的采納,正是這種增長(zhǎng)的主要推動(dòng)力。DSI和CSI-2是分別針對(duì)顯示器和相機(jī)要求的邏輯層(logical-level)協(xié)議,它們通過物理互連對(duì)主機(jī)與外設(shè)之間的數(shù)據(jù)進(jìn)行管理、差錯(cuò)和通信。MIPID-PHY規(guī)定了連接處理器和外設(shè)的物理層的物理及電氣特性,這些MIPI接口為服務(wù)移動(dòng)設(shè)備市場(chǎng)而專門設(shè)計(jì)。 MIPI CSI/DSI的協(xié)議測(cè)試;浙江MIPI測(cè)試安裝
信號(hào)完整性測(cè)試:檢查MIPI信號(hào)傳輸?shù)目煽啃院头€(wěn)定性,包括檢測(cè)信號(hào)波形的噪聲、抖動(dòng)、失真等;浙江MIPI測(cè)試安裝
關(guān)于MIPI測(cè)試一,
MIPI協(xié)議相關(guān)簡(jiǎn)介
1,MIPI協(xié)議和聯(lián)盟MIPI協(xié)議,即移動(dòng)產(chǎn)業(yè)處理器接口(MobileIndustryProcessorInterface簡(jiǎn)稱MIPI)。MIPI是由諾基亞、ARM、意法半導(dǎo)體、德州儀器、英特爾、飛思卡爾等廠商聯(lián)盟發(fā)起的為移動(dòng)應(yīng)用處理器制定的開放標(biāo)準(zhǔn)和一個(gè)規(guī)范。隨著客戶要求手機(jī)攝像頭像素越來越高同時(shí)要求高的傳輸速度傳統(tǒng)的并口傳輸越來越受到挑戰(zhàn)。提高并口傳輸?shù)妮敵鰰r(shí)鐘是一個(gè)辦法但會(huì)導(dǎo)致系統(tǒng)的EMC設(shè)計(jì)變得越來困難,增加傳輸線的位數(shù)是但是這又不符合小型化的趨勢(shì)。采用MIPI接口的模組相較于并口具有速度快、傳輸數(shù)據(jù)量大、功耗低、抗干擾好的優(yōu)點(diǎn)越來越受到客戶的青睞并在迅速增長(zhǎng)。 浙江MIPI測(cè)試安裝
MIPI顯示器工作組DickLawrence在一份聲明中稱,“這一標(biāo)準(zhǔn)給從簡(jiǎn)單的低端設(shè)備、到高復(fù)雜性的智能電話、再到更大型手持平臺(tái)的移動(dòng)系統(tǒng)帶給重大好處。移動(dòng)產(chǎn)業(yè)一直期待著統(tǒng)一到一種開放標(biāo)準(zhǔn)上,而SDI提供了驅(qū)動(dòng)這一轉(zhuǎn)變的強(qiáng)制性技術(shù)。串行接口一般采用差分結(jié)構(gòu),利用幾百mV的差分信號(hào),在收發(fā)端之間傳送數(shù)據(jù)。串行比并行相比:更節(jié)省PCB板的布線面積,增強(qiáng)空間利用率;差分信號(hào)增強(qiáng)了自身的EMI抗干擾能力,同時(shí)減少了對(duì)其他信號(hào)的干擾;低的電壓擺幅可以做到更高的速度,更小的功耗.MIPI 速率和幀率的關(guān)系;河北眼圖測(cè)試MIPI測(cè)試 2,MIPID-PHY測(cè)試項(xiàng)目 (1)DataLaneHS-...