這里設(shè)置為20MSamples@4MHz的速度,也就是能持續(xù)采樣5秒鐘。3.設(shè)置協(xié)議,點(diǎn)右上角的“Options”按鈕,找到analyzer1,設(shè)置為I2C協(xié)議,詳見圖1。4.按“Start”按鈕,開始采樣。圖5圖6數(shù)據(jù)分析采樣結(jié)束后,可以看到波形,見圖2。由于我們設(shè)置了是I2C分析,因此不光顯示出波形,還有根據(jù)I2C協(xié)議解碼顯示的字節(jié)內(nèi)容。單片機(jī)對AT24C16進(jìn)行寫入操作,在0x00地址處寫入10000等數(shù)字。波形起始是“start”信號(hào),然后依次是AT24C16的標(biāo)識(shí)0xA2。歐奧電子是Prodigy在中國區(qū)的官方授權(quán)合作伙伴,ProdigyMPHY,UniPro,UFS總線協(xié)議分析儀測試解決方案不會(huì)收到EAR進(jìn)出口方面的管制。同時(shí)還有代理其他總類的協(xié)議分析儀,包括嵌入式設(shè)備用的SDIO協(xié)議分析儀,QSPI協(xié)議分析儀及訓(xùn)練器,I3C協(xié)議分析儀及訓(xùn)練器,RFFE協(xié)議分析儀及訓(xùn)練器等等。我司還有代理SPMI協(xié)議分析儀及訓(xùn)練器,車載以太網(wǎng)分析儀,以及各種相關(guān)的基于示波器的解碼軟件和SI測試軟件。同時(shí),歐奧電子也有提供高難度焊接,以及高速信號(hào),如UFS,DDR3/DDR4,USBtypeC等高速協(xié)議抓取和分析的服務(wù)。寫入地址0x00,數(shù)據(jù)0x10,0x27等。由于寫入以字節(jié)為單位,因此0x2710=10000,表明采樣成功。將鼠標(biāo)放在波形上,點(diǎn)擊左鍵,實(shí)現(xiàn)zoomin功能。I3C協(xié)議分析儀/訓(xùn)練器找歐奧!長沙SDIO分析儀廠家
這八個(gè)觸發(fā)器都連接到同一時(shí)鐘信號(hào)。圖9接收器當(dāng)時(shí)鐘線上出現(xiàn)高電平時(shí),所有這八個(gè)觸發(fā)器都會(huì)在其“D”輸入處采集數(shù)據(jù)。此外,每次時(shí)鐘線上出現(xiàn)正電平時(shí)都會(huì)發(fā)生有效狀態(tài)。下面的簡單觸發(fā)指示分析儀在時(shí)鐘線上出現(xiàn)高電平時(shí)在D0-D7這幾條上收集數(shù)據(jù)。圖10總線收集的數(shù)據(jù)高級觸發(fā)示例:假設(shè)想查看地址值為406F6時(shí)內(nèi)存中存儲(chǔ)了哪些數(shù)據(jù)。對高級觸發(fā)進(jìn)行配置,以在地址總線上查找碼型406F6(十六進(jìn)制)以及在RD(內(nèi)存讀?。r(shí)鐘線上查找高電平。圖11高級觸發(fā)設(shè)置在配置EdgeAndPatterntrigger(時(shí)鐘沿和碼型觸發(fā))對話框時(shí)。嘗試將該操作看作是構(gòu)造從左向右讀取的句子。Pod、通道和時(shí)間標(biāo)簽存儲(chǔ)Pod和通道的命名約定:Pod是一組邏輯分析儀通道的組合,共有17個(gè)通道,其中數(shù)據(jù)16個(gè)通道,時(shí)鐘1個(gè)通道。邏輯分析儀的通道數(shù)是Pod數(shù)的倍數(shù)關(guān)系。34通道的邏輯分析儀對應(yīng)兩個(gè)Pod,68通道邏輯分析儀對應(yīng)4個(gè)Pod,136通道邏輯分析儀對應(yīng)8個(gè)Pod。對于模塊化的邏輯分析儀。歐奧電子是Prodigy在中國區(qū)的官方授權(quán)合作伙伴,ProdigyMPHY,UniPro,UFS總線協(xié)議分析儀測試解決方案不會(huì)收到EAR進(jìn)出口方面的管制。同時(shí)還有代理其他總類的協(xié)議分析儀,包括嵌入式設(shè)備用的SDIO協(xié)議分析儀。湖州PCIE分析儀協(xié)議分析儀哪家強(qiáng)?歐奧強(qiáng)!
設(shè)置效果如圖1所示:圖1IIC通道開啟三、IIC采樣參數(shù)設(shè)置1、采樣模式:同步異步的區(qū)別,同步采樣優(yōu)勢;2、采樣頻率:采樣頻率一般設(shè)置為被測信號(hào)的4~5倍,需要協(xié)議解碼的時(shí)候需要20倍以上,采樣率不夠會(huì)出現(xiàn)解碼錯(cuò)誤。被測信號(hào)頻率高要采用同步采樣;3、存儲(chǔ)深度:通道復(fù)用、分段存儲(chǔ)、壓縮存儲(chǔ)、記錄模式(實(shí)時(shí)存儲(chǔ));4、門限電壓:一般設(shè)置為1/2(MAX+MIN);5、濾波設(shè)置:總線濾波,濾一個(gè)采樣周期的毛刺信號(hào)。通道濾波,濾1~2個(gè)采樣周期的濾波??偩€濾波和通道濾波都是硬件濾波。設(shè)置效果如圖2所示:圖2參數(shù)設(shè)置四、IIC觸發(fā)與解碼設(shè)置1、名稱設(shè)置為自定義;2、輸入總線對應(yīng)好通道;3、總線設(shè)置好地址位。設(shè)置效果如圖3、圖4所示:圖3觸發(fā)設(shè)置圖4屬性配置五、IIC解碼分析結(jié)果開始采集并存儲(chǔ)一段數(shù)據(jù),從而進(jìn)行解析。1、數(shù)據(jù)段區(qū)域,體現(xiàn)了具體數(shù)據(jù)解析的波形于結(jié)果;2、可以通過波形顯示設(shè)置調(diào)節(jié)波形觀察的方式;3、通過波形縮放能夠觀察不同時(shí)間產(chǎn)生的具體幀傳播內(nèi)容;4、時(shí)間表顯示區(qū)域則會(huì)把整個(gè)數(shù)據(jù)段的內(nèi)容邏輯解析并轉(zhuǎn)化。測試效果如圖5所示:圖5解碼分析六、IIC解碼數(shù)據(jù)查找1、查找總線:IIC;2、開始時(shí)間:Ds、A、B;3、結(jié)束時(shí)間:Dp、A、B。
以及高速信號(hào),如UFS,DDR3/DDR4,USBtypeC等高速協(xié)議抓取和分析的服務(wù)。除非已在觸發(fā)序列中使用了它們。一般情況下,如果可能的話,應(yīng)使用發(fā)生計(jì)數(shù)器代替全局計(jì)數(shù)器,原因是發(fā)生計(jì)數(shù)器的用法比較簡單,而且全局計(jì)數(shù)器的數(shù)量有限。定時(shí)器:定時(shí)器用于檢查事件之間消耗的時(shí)間。例如,如果想在出現(xiàn)一個(gè)時(shí)鐘沿后的500ns內(nèi)出現(xiàn)另一個(gè)時(shí)鐘沿的情況下引發(fā)觸發(fā),請使用定時(shí)器。使用定時(shí)器時(shí)要記住的關(guān)鍵一點(diǎn)是:先啟動(dòng)定時(shí)器,然后再對其進(jìn)行測試。換句話說,定時(shí)器無法自動(dòng)啟動(dòng)。設(shè)置定時(shí)器的關(guān)鍵是確定在何種情況下進(jìn)行啟動(dòng)和測試。存儲(chǔ)限定:存儲(chǔ)限定用于確定應(yīng)該存儲(chǔ)(即,存入內(nèi)存)還是丟棄已獲得的樣本。這可以避免不需要的樣本占用邏輯分析儀內(nèi)存。設(shè)置存儲(chǔ)限定簡單的方法是設(shè)置“默認(rèn)存儲(chǔ)”。默認(rèn)存儲(chǔ)表示“如果未經(jīng)序列步驟指定,則進(jìn)行存儲(chǔ)”。例如,可能只想在ADDR的范圍為1000到2000時(shí)存儲(chǔ)樣本,那么就應(yīng)將“默認(rèn)存儲(chǔ)”設(shè)置為:ADDRInRange1000to2000默認(rèn)情況下,“默認(rèn)存儲(chǔ)”設(shè)置為存儲(chǔ)所有已獲得的樣本。也可以將“默認(rèn)存儲(chǔ)”設(shè)置為不存儲(chǔ)任何樣本,這意味著除非某序列步驟覆蓋該默認(rèn)存儲(chǔ),否則將不存儲(chǔ)任何樣本。分析儀廠家哪家好?歐奧電子好!
系統(tǒng)的電流負(fù)載能力一般在幾個(gè)KΩ以上,分流效應(yīng)對系統(tǒng)的影響一般可以忽略,現(xiàn)在流行的幾種長邏輯分析儀探頭的阻抗一般在20~200KΩ之間。b、探頭的容性負(fù)載:容性負(fù)載就是探頭接入系統(tǒng)時(shí),探頭的等效電容,這個(gè)值一般在1~30PF之間,在高速系統(tǒng)中,容性負(fù)載對電路的影響遠(yuǎn)遠(yuǎn)于阻性負(fù)載,如果這個(gè)值太,將會(huì)直接影響整個(gè)系統(tǒng)中的信號(hào)"沿"的形狀改變整個(gè)電路的性質(zhì),改變邏輯分析儀對系統(tǒng)觀測的實(shí)時(shí)性,導(dǎo)致我們看到的并不是系統(tǒng)原有的特性。c、探頭的易用性:是指探頭接入系統(tǒng)時(shí)的難易程度,隨著芯片封裝的密度越來越高,出現(xiàn)了BGA、QFP、TQFP、PLCC、SOP等各種各樣的封裝形式,IC的腳間距小的已達(dá)到,要很好的將信號(hào)引出,特別是BGA封裝,確實(shí)有困難,并且分立器件的尺寸也越來越小,典型的已達(dá)到×。d、與現(xiàn)有電路板上的調(diào)試部分的兼容性。6、系統(tǒng)的開放性:隨著數(shù)據(jù)共享的呼聲越來越高,我們所使用的系統(tǒng)的開放性就越來越重要,邏輯分析儀的操作系統(tǒng)也由過去的系統(tǒng)發(fā)展到使用Windows介面,這樣我們在使用時(shí)很方便。小結(jié)如果在你的工作中有數(shù)字邏輯信號(hào),你就有機(jī)會(huì)使用邏輯分析儀。因此應(yīng)選好一種邏輯分析儀,既符合所用的功能,又不太超越所需的功能。USB PD,3.1, 3.0,2.0協(xié)議分析儀/訓(xùn)練器找歐奧!北京協(xié)議分析儀售價(jià)
訓(xùn)練器哪里買?找歐奧!長沙SDIO分析儀廠家
還要對信號(hào)進(jìn)行放,因?yàn)閭鬟f過來的信號(hào)幅度比較小。圖23探頭的信號(hào)完整性考慮探頭的負(fù)載效應(yīng)主要分為兩種類型:直流負(fù)載和交流負(fù)載。直流負(fù)載:探頭看起來象一個(gè)對地的直流負(fù)載,一般是20K歐姆。如果被測總線具有弱上拉或弱下拉特性(即上下拉電阻較),這個(gè)負(fù)載可能會(huì)導(dǎo)致邏輯錯(cuò)誤。直流負(fù)載主要由探頭尖的電阻決定,這個(gè)電阻阻值越,直流負(fù)載越小,阻值越小,直流負(fù)載越。交流負(fù)載:探頭包含寄生電容和電感。這些寄生參數(shù)會(huì)減小探頭帶寬和導(dǎo)致信號(hào)反射。我們需要在被測電路接收端和探頭尖處考慮信號(hào)完整性。探頭帶寬被降低主要來自2個(gè)方面:探頭電容和探頭與目標(biāo)連接的連線的電容。探頭導(dǎo)致信號(hào)反射的原因是4個(gè)方面:探頭電容和電感;探頭在被測總線上的探測位置;總線的拓?fù)浣Y(jié)構(gòu);探頭和目標(biāo)間連線的長度。對于交流負(fù)載,我們需要考慮:探測點(diǎn)在傳輸線的位置,總線的拓?fù)浣Y(jié)構(gòu)和探頭和目標(biāo)間連線的長度。探頭的負(fù)載除了可以用復(fù)雜的Spice模型仿真分析外,也可以用簡單的RC模型簡單預(yù)估負(fù)載效應(yīng)。下圖是典型探頭的RC模型。圖24常用探頭的RC模型我們需要仔細(xì)考慮探頭和目標(biāo)之間的連線。為了可靠的電氣連接,有三種方式可選擇:短線探測(StubProbing),阻尼電阻探測。長沙SDIO分析儀廠家
歐奧電子是Prodigy在中國區(qū)的官方授權(quán)合作伙伴,ProdigyMPHY,UniPro,UFS總線...
【詳情】即使度個(gè)樣本符合觸發(fā)條件,邏輯分析儀也只觸發(fā)一次。例如,使用的問題是“如果不符合序列步驟中的條件會(huì)怎...
【詳情】我們會(huì)找到信號(hào)與上升的Vref值交叉的位置。如果Vref升至足夠高,信號(hào)的頂部軌跡將通過Vref,我...
【詳情】同時(shí)還有代理其他總類的協(xié)議分析儀,包括嵌入式設(shè)備用的SDIO協(xié)議分析儀,QSPI協(xié)議分析儀及訓(xùn)練器,...
【詳情】可以看到實(shí)測的黑色曲線和“光度”曲線重合,幾乎完全一致,表現(xiàn)非常棒。以上便是小編此次帶來的AOC27...
【詳情】一起來了解下吧。具體測評數(shù)據(jù)如下所示:在色彩均勻性的測試中,可以看出顯示器中下的8號(hào)區(qū)域接近D65的...
【詳情】AOC27G2電競顯示器的白點(diǎn)色溫穩(wěn)定在7300K,色溫整體稍微有些偏冷。以上便是此次帶來的AOC2...
【詳情】軟件使用運(yùn)行Saleae軟件,此時(shí)邏輯分析儀的硬件已經(jīng)與電腦相連,軟件會(huì)顯示[Connected]。...
【詳情】沒有額外的被測設(shè)備)的一小段時(shí)間內(nèi),可以自動(dòng):定位每個(gè)通道上的建立/保持窗口。針對盡可能寬的數(shù)據(jù)有效...
【詳情】