對于分析高速并行總線就不能勝任了。更進(jìn)一步的設(shè)計(jì),需要增加FPGA、SRAM等器件,才能解決速度不夠和通道數(shù)量不足的問題。圖2圖3圖4下面就以Saleae邏輯分析儀為例,通過采樣分析I2C總線波形和PWM波形,簡單介紹它的特點(diǎn)和使用方法。先介紹用邏輯分析儀采樣單片機(jī)對I2C器件AT24C16的寫數(shù)據(jù)過程。硬件連接先將邏輯分析儀的GND與目標(biāo)板的GND連接,讓二者共地。2.選擇需要采樣的信號,這里就是AT24C16的SDA和SCL,將SDA接入邏輯分析儀的通道1(Input1),SCL接入通道1(Input2)。3.將邏輯分析儀和電腦USB口連接,windows會(huì)識別該設(shè)備,并在屏幕右下角顯示USB設(shè)備標(biāo)識。軟件使用運(yùn)行Saleae軟件,此時(shí)邏輯分析儀的硬件已經(jīng)與電腦相連,軟件會(huì)顯示[Connected]。2.設(shè)置采樣數(shù)量和速度,I2C為低速通信,所以速度設(shè)置不必太高,這里設(shè)置為20MSamples@4MHz的速度,也就是能持續(xù)采樣5秒鐘。3.設(shè)置協(xié)議,點(diǎn)右上角的“Options”按鈕,找到analyzer1,設(shè)置為I2C協(xié)議,詳見圖1。4.按“Start”按鈕,開始采樣。圖5圖6數(shù)據(jù)分析采樣結(jié)束后,可以看到波形,見圖2。由于我們設(shè)置了是I2C分析,因此不光顯示出波形,還有根據(jù)I2C協(xié)議解碼顯示的字節(jié)內(nèi)容。單片機(jī)對AT24C16進(jìn)行寫入操作。eMMC邏輯分析儀/訓(xùn)練器廠家就找歐奧!南京分析儀廠家
還要對信號進(jìn)行放,因?yàn)閭鬟f過來的信號幅度比較小。圖23探頭的信號完整性考慮探頭的負(fù)載效應(yīng)主要分為兩種類型:直流負(fù)載和交流負(fù)載。直流負(fù)載:探頭看起來象一個(gè)對地的直流負(fù)載,一般是20K歐姆。如果被測總線具有弱上拉或弱下拉特性(即上下拉電阻較),這個(gè)負(fù)載可能會(huì)導(dǎo)致邏輯錯(cuò)誤。直流負(fù)載主要由探頭尖的電阻決定,這個(gè)電阻阻值越,直流負(fù)載越小,阻值越小,直流負(fù)載越。交流負(fù)載:探頭包含寄生電容和電感。這些寄生參數(shù)會(huì)減小探頭帶寬和導(dǎo)致信號反射。我們需要在被測電路接收端和探頭尖處考慮信號完整性。探頭帶寬被降低主要來自2個(gè)方面:探頭電容和探頭與目標(biāo)連接的連線的電容。探頭導(dǎo)致信號反射的原因是4個(gè)方面:探頭電容和電感;探頭在被測總線上的探測位置;總線的拓?fù)浣Y(jié)構(gòu);探頭和目標(biāo)間連線的長度。對于交流負(fù)載,我們需要考慮:探測點(diǎn)在傳輸線的位置,總線的拓?fù)浣Y(jié)構(gòu)和探頭和目標(biāo)間連線的長度。探頭的負(fù)載除了可以用復(fù)雜的Spice模型仿真分析外,也可以用簡單的RC模型簡單預(yù)估負(fù)載效應(yīng)。下圖是典型探頭的RC模型。圖24常用探頭的RC模型我們需要仔細(xì)考慮探頭和目標(biāo)之間的連線。為了可靠的電氣連接,有三種方式可選擇:短線探測(StubProbing),阻尼電阻探測。云浮I2C/SPI分析儀價(jià)格UFS邏輯分析儀/訓(xùn)練器廠家找歐奧!
我們會(huì)找到信號與上升的Vref值交叉的位置。如果Vref升至足夠高,信號的頂部軌跡將通過Vref,我們便會(huì)看到眼的頂端。再將Vref升高一點(diǎn)會(huì)導(dǎo)致Vcomp保持在Vlo,表示信號不會(huì)升至該電之,將Vref移至零以下會(huì)看到眼的下半部。eyescan/eyefinder顯示窗口會(huì)在每個(gè)信號的eyescan圖下方顯示eyefinder交疊部分,以此顯示eyefinder與eyescan之間的這一關(guān)系。通過在eyescan圖中將Vth水平線向上和向下移動(dòng),可以獲得距離眼中心該偏移量位置處的eyefinder視圖。無論用戶界面中的閾值如何設(shè)置,邏輯分析儀的差分輸入將始終應(yīng)用于接收器。這意味著可通過將電壓閾值手動(dòng)設(shè)置為非零值允許在差分對中使用公共模式電壓。如果信號擺幅中心與地線差距于100mV,eyescan將自動(dòng)執(zhí)行此操作。邏輯分析儀的觸發(fā)設(shè)置邏輯分析儀觸發(fā)非常困難,而且還需花費(fèi)量時(shí)間。假設(shè)如果知道如何編程,則應(yīng)該可以毫不費(fèi)力地設(shè)置邏輯分析儀觸發(fā)。然而,這是不可能的,因?yàn)樵S多概念對邏輯分析來說都是的。本節(jié)的目的就是介紹這些主要概念及如何有效地使用它們。傳送帶類比:我們可以將邏輯分析儀的內(nèi)存比作一條很長的傳送帶,而從被測設(shè)備(DUT)獲取的樣本就像是傳送帶上的箱子。新的箱子被放置在傳送帶一端。
歐奧電子是Prodigy在中國區(qū)的官方授權(quán)合作伙伴,ProdigyMPHY,UniPro,UFS總線協(xié)議分析儀測試解決方案不會(huì)收到EAR進(jìn)出口方面的管制。同時(shí)還有代理其他總類的協(xié)議分析儀,包括嵌入式設(shè)備用的SDIO協(xié)議分析儀,QSPI協(xié)議分析儀及訓(xùn)練器,I3C協(xié)議分析儀及訓(xùn)練器,RFFE協(xié)議分析儀及訓(xùn)練器等等。我司還有代理SPMI協(xié)議分析儀及訓(xùn)練器,車載以太網(wǎng)分析儀,以及各種相關(guān)的基于示波器的解碼軟件和SI測試軟件。同時(shí),歐奧電子也有提供高難度焊接,以及高速信號,如UFS,DDR3/DDR4,USBtypeC等高速協(xié)議抓取和分析的服務(wù)。就應(yīng)當(dāng)有足夠高的定時(shí)分析采樣速率,但是并不是只有高速系統(tǒng)才需要高的采樣速率,現(xiàn)在的主流產(chǎn)品的采樣速率高達(dá)2GS/s,在這個(gè)速率下,我們可以看到。3、狀態(tài)分析速率在狀態(tài)分析時(shí),邏輯分析儀采樣基準(zhǔn)時(shí)鐘就用被測試對象的工作時(shí)鐘(邏輯分析儀的外部時(shí)鐘)這個(gè)時(shí)鐘的高速率就是邏輯分析儀的高狀態(tài)分析速率。也就是說,該邏輯分析儀可以分析的系統(tǒng)快的工作頻率?,F(xiàn)在的主流產(chǎn)品的定時(shí)分析速率在300MHz,高可高達(dá)500MHz甚至更高。4、邏輯分析儀的每通道的記錄長度邏輯分析儀的內(nèi)存是用于存儲它所采樣的數(shù)據(jù),以用于對比、分析、轉(zhuǎn)換。PCle Gen 4邏輯分析儀/訓(xùn)練器找歐奧!
歐奧電子是Prodigy在中國區(qū)的官方授權(quán)合作伙伴,ProdigyMPHY,UniPro,UFS總線協(xié)議分析儀測試解決方案不會(huì)收到EAR進(jìn)出口方面的管制。同時(shí)還有代理其他總類的協(xié)議分析儀,包括嵌入式設(shè)備用的SDIO協(xié)議分析儀,QSPI協(xié)議分析儀及訓(xùn)練器,I3C協(xié)議分析儀及訓(xùn)練器,RFFE協(xié)議分析儀及訓(xùn)練器等等。我司還有代理SPMI協(xié)議分析儀及訓(xùn)練器,車載以太網(wǎng)分析儀,以及各種相關(guān)的基于示波器的解碼軟件和SI測試軟件。同時(shí),歐奧電子也有提供高難度焊接,以及高速信號,如UFS,DDR3/DDR4,USBtypeC等高速協(xié)議抓取和分析的服務(wù)。不存在中間電平。所以定時(shí)分析就像一臺只有1位垂直分辨率的數(shù)字示波器。但是,定時(shí)分析并不能用于測試參量,如果你用定時(shí)分析測量信號的上升時(shí)間,那你就用錯(cuò)了儀器。如果你要檢驗(yàn)幾條線上的信號的定時(shí)關(guān)系,定時(shí)分析就是合理的選擇。如果定時(shí)分析前一次采樣的信號是一種狀態(tài),這一次采樣的信號是另一種狀態(tài),那么它就知道在兩次采樣之間的某個(gè)時(shí)刻輸入信號發(fā)生了跳變,但是,定時(shí)分析卻不知道精確的時(shí)刻。壞的情況下,不確定度是一個(gè)采樣周期。2.跳變定時(shí)如果我們要對一個(gè)長時(shí)間沒有變化的采樣并保存數(shù)據(jù),跳變定時(shí)能有效地利用存儲器。使用跳變定時(shí)。邏輯分析儀/訓(xùn)練器廠家直銷就找歐奧!深圳分析儀品牌
SMBus協(xié)議分析儀/訓(xùn)練器找歐奧!南京分析儀廠家
即使度個(gè)樣本符合觸發(fā)條件,邏輯分析儀也只觸發(fā)一次。例如,使用的問題是“如果不符合序列步驟中的條件會(huì)怎樣?”例如,有一個(gè)條件是“IfADDR=1000ThenTrigger”,那么如果當(dāng)前樣本是ADDR=2000,結(jié)果會(huì)怎樣?邏輯分析儀只采集下一樣本并試圖再次執(zhí)行此序列步驟。實(shí)際上,如果觸發(fā)條件是“ADDR=1000”,這相當(dāng)于“持續(xù)采集樣本直到找到條件為ADDR=1000的樣本”。因此,如果設(shè)置一個(gè)從不符合的觸發(fā)條件,邏輯分析器將不會(huì)觸發(fā)。當(dāng)符合序列步驟中的條件時(shí),使用“轉(zhuǎn)到”操作時(shí)下一步將執(zhí)行哪個(gè)序列步驟將會(huì)非常清楚,但是如果沒有使用“轉(zhuǎn)到”操作,則不可能知道執(zhí)行哪個(gè)序列步驟。在一些邏輯分析儀上,如果沒有“轉(zhuǎn)到”,這意味著應(yīng)當(dāng)執(zhí)行下一序列步驟。在其他邏輯分析儀上,意味著將再次執(zhí)行同一序列步驟。由于比較混亂,好使用“轉(zhuǎn)到”操作而不依靠默認(rèn)。狀態(tài)和定時(shí)模塊通過在每個(gè)序列步驟中自動(dòng)包含一個(gè)“轉(zhuǎn)到”或“觸發(fā)”操作來解決這一問題。例如:IfADDR=1000andDATA=2000thenGoto1布爾邏輯表達(dá)式:當(dāng)多個(gè)序列步驟表示“后跟”時(shí),可以在序列步驟內(nèi)使用布爾邏輯表達(dá)式。示例:IfADDR=1000andDATA=2000此表達(dá)式意指在同一樣本中ADDR必須等于1000且DATA等于2000。南京分析儀廠家
對這兩部分的工作從實(shí)現(xiàn)的形式上來說有以下常見的幾種形式:純軟件的協(xié)議分析系統(tǒng),如:Fluke的Opt...
【詳情】如果你想進(jìn)一步了解有關(guān)它的其他方面的實(shí)際性能,不妨繼續(xù)關(guān)注后期帶來的更多相關(guān)測評哦。時(shí)間:2020-...
【詳情】不存在中間電平。所以定時(shí)分析就像一臺只有1位垂直分辨率的數(shù)字示波器。但是,定時(shí)分析并不能用于測試參量...
【詳情】歐奧電子是Prodigy在中國區(qū)的官方授權(quán)合作伙伴,ProdigyMPHY,UniPro,UFS總線...
【詳情】結(jié)果見圖3,在“start”條件后,在SCL的8個(gè)連續(xù)脈沖的高電平處,SDA對應(yīng)的信號為101000...
【詳情】如果你想進(jìn)一步了解有關(guān)它的其他方面的實(shí)際性能,不妨繼續(xù)關(guān)注后期帶來的更多相關(guān)測評哦。時(shí)間:2020-...
【詳情】通常使用硬件或設(shè)置為方式的網(wǎng)卡實(shí)施對網(wǎng)絡(luò)中的數(shù)據(jù)撲捉。捕獲在網(wǎng)絡(luò)中傳輸?shù)臄?shù)據(jù)信息方法稱為sniffi...
【詳情】定時(shí)分析與狀態(tài)分析的主要區(qū)別是:定時(shí)分析由內(nèi)部時(shí)鐘控制采樣,采樣與被測系統(tǒng)是異步的;狀態(tài)分析由被測系...
【詳情】對于分析高速并行總線就不能勝任了。更進(jìn)一步的設(shè)計(jì),需要增加FPGA、SRAM等器件,才能解決速度不夠...
【詳情】邏輯分析的概念邏輯分析儀也是非常常用的儀表,與示波器一樣,是數(shù)字設(shè)計(jì)和測量的經(jīng)典儀器之一。數(shù)字電路測...
【詳情】