如果在時(shí)鐘沿檢測器重置之前出現(xiàn)第二個(gè)時(shí)鐘沿(在個(gè)時(shí)鐘沿后),為避免數(shù)據(jù)丟失需要兩個(gè)樣本。在跳變定時(shí)中,每個(gè)序列步驟只有2個(gè)分支。在跳變時(shí)序中,只有一個(gè)全局計(jì)數(shù)器可用。跳變時(shí)序需要有時(shí)間標(biāo)簽才能重建數(shù)據(jù)。通過將時(shí)間標(biāo)簽與內(nèi)存中的測量數(shù)據(jù)交叉可存儲(chǔ)時(shí)間標(biāo)簽。默認(rèn)情況下,分析儀將查找為邏輯分析儀模塊定義的所有總線/信號(hào)上的轉(zhuǎn)變。但是,為增加可用內(nèi)存深度和采集時(shí)間,可以在高級(jí)觸發(fā)中選擇不存儲(chǔ)某些總線/信號(hào)轉(zhuǎn)變(如將無用信息添加到測量中的時(shí)鐘或選沖信號(hào))。運(yùn)行測量時(shí),無論總線/信號(hào)是否定義或是否分配給邏輯分析儀通道,都將在所有這些通道上采集數(shù)據(jù)。在跳變時(shí)序模式中,如果定義的總線/信號(hào)(未排除的)上存在轉(zhuǎn)變,將保存采集的樣本。運(yùn)行跳變時(shí)序測量后,如果為以前未分配的邏輯分析儀通道定義新的總線/信號(hào),那么將顯示在這些通道上采集的數(shù)據(jù),但是不可能存儲(chǔ)這些總線/信號(hào)上的所有轉(zhuǎn)變;顯示的數(shù)據(jù)好似新的總線/信號(hào)在運(yùn)行測量前就已經(jīng)被排除了。在跳變時(shí)序中,不需要預(yù)先存儲(chǔ)數(shù)據(jù)(觸發(fā)前獲得的樣本)。因此,與狀態(tài)模式非常相似的是,觸發(fā)位置(起始/中心/結(jié)束)表明觸發(fā)后樣本占用內(nèi)存的百分比。SD協(xié)議分析儀/訓(xùn)練器找歐奧!中山協(xié)議分析儀報(bào)價(jià)
或稱為邏輯分析系統(tǒng)),以16900系列邏輯分析系統(tǒng)為例,對(duì)應(yīng)關(guān)系如下:插槽從上到下以A至F字母命名。有一條標(biāo)有Pod2的電纜連接著每一個(gè)邏輯分析儀模塊。知道某個(gè)Pod連接到哪個(gè)插槽很重要,因?yàn)槿绻诓宀跘和B中都有邏輯分析儀模塊,則將有兩條盒電纜標(biāo)有Pod2,但操作界面應(yīng)用程序會(huì)把一條記作SlotAPod2,把另一條記作SlotBPod2。分清這兩條電纜很重要。SlotAPod2等于PodA2。A2與SlotAPod2可互相替代;同樣,D1與SlotDPod1也可互相替代。時(shí)鐘Pod(ClockPod)由模塊中所有Pod的所有時(shí)鐘通道組成。每個(gè)Pod各有一個(gè)時(shí)鐘通道。所有時(shí)鐘通道按Clk1、Clk2、Clk3等進(jìn)行編號(hào)。如果某邏輯分析儀模塊有兩個(gè)邏輯分析儀卡,每卡有四個(gè)Pod,則該邏輯分析儀的時(shí)鐘通道標(biāo)記為Clk1至Clk8。除了Clk1外,時(shí)鐘通道還可標(biāo)記為C1。C1和Clk1是一樣的。在16900系列邏輯分析系統(tǒng)中,請(qǐng)勿混淆時(shí)鐘通道C2與SlotC中的Pod2,后者記作PodC2。對(duì)于時(shí)鐘通道,C是Clock的縮寫,不是SlotC的縮寫。為什么有時(shí)Pod會(huì)丟失?導(dǎo)致所有Pod對(duì)邏輯分析儀模塊均不可用的原因有多種:在狀態(tài)采樣模式中,在選擇了一般狀態(tài)模式采樣選項(xiàng)的情況下,選擇采集內(nèi)存深度需要將一個(gè)Pod對(duì)保留用于時(shí)間標(biāo)簽存儲(chǔ)。在這種情況下。揭陽UFS分析儀SDIO協(xié)議分析儀/訓(xùn)練器找歐奧!
結(jié)果見圖3,在“start”條件后,在SCL的8個(gè)連續(xù)脈沖的高電平處,SDA對(duì)應(yīng)的信號(hào)為10100010,即0xA2,第9個(gè)脈沖高電平處為0,是ACK標(biāo)志。以上簡單介紹了用邏輯分析儀進(jìn)行I2C分析的過程,可以看到操作起來非常簡單。下面再介紹利用邏輯分析儀采樣三相交流電機(jī)驅(qū)動(dòng)器的6路PWM波形。硬件連接1.?先將邏輯分析儀的GND與目標(biāo)板的GND連接,讓二者共地,見圖5。2.?選擇需要采樣的信號(hào),這里就是單片機(jī)6路PWM波形的輸出引腳,將其接入邏輯分析儀的通道1(Input1)至通道6(Input6),并且把通道的名字改為Utop、Ubottom、Vtop、Vbottom、Wtop、WBottom,分別三路輸出的上下橋臂。3.?將邏輯分析儀和電腦USB口連接,windows會(huì)識(shí)別該設(shè)備,并在屏幕右下角顯示USB設(shè)備標(biāo)識(shí)。軟件使用1.?運(yùn)行Saleae軟件,此時(shí)邏輯分析儀的硬件已經(jīng)與電腦相連,軟件會(huì)顯示[Connected]。2.?設(shè)置采樣數(shù)量和速度,PWM的頻率為15kHz,這里設(shè)置為2MSamples@4MHz的速度。3.?設(shè)置觸發(fā)條件,默認(rèn)“----”就可以了。4.?按“start”按鈕,開始采樣。數(shù)據(jù)分析采樣結(jié)束后。歐奧電子是Prodigy在中國區(qū)的官方授權(quán)合作伙伴,ProdigyMPHY,UniPro,UFS總線協(xié)議分析儀測試解決方案不會(huì)收到EAR進(jìn)出口方面的管制。
設(shè)置效果如圖1所示:圖1IIC通道開啟三、IIC采樣參數(shù)設(shè)置1、采樣模式:同步異步的區(qū)別,同步采樣優(yōu)勢;2、采樣頻率:采樣頻率一般設(shè)置為被測信號(hào)的4~5倍,需要協(xié)議解碼的時(shí)候需要20倍以上,采樣率不夠會(huì)出現(xiàn)解碼錯(cuò)誤。被測信號(hào)頻率高要采用同步采樣;3、存儲(chǔ)深度:通道復(fù)用、分段存儲(chǔ)、壓縮存儲(chǔ)、記錄模式(實(shí)時(shí)存儲(chǔ));4、門限電壓:一般設(shè)置為1/2(MAX+MIN);5、濾波設(shè)置:總線濾波,濾一個(gè)采樣周期的毛刺信號(hào)。通道濾波,濾1~2個(gè)采樣周期的濾波。總線濾波和通道濾波都是硬件濾波。設(shè)置效果如圖2所示:圖2參數(shù)設(shè)置四、IIC觸發(fā)與解碼設(shè)置1、名稱設(shè)置為自定義;2、輸入總線對(duì)應(yīng)好通道;3、總線設(shè)置好地址位。設(shè)置效果如圖3、圖4所示:圖3觸發(fā)設(shè)置圖4屬性配置五、IIC解碼分析結(jié)果開始采集并存儲(chǔ)一段數(shù)據(jù),從而進(jìn)行解析。1、數(shù)據(jù)段區(qū)域,體現(xiàn)了具體數(shù)據(jù)解析的波形于結(jié)果;2、可以通過波形顯示設(shè)置調(diào)節(jié)波形觀察的方式;3、通過波形縮放能夠觀察不同時(shí)間產(chǎn)生的具體幀傳播內(nèi)容;4、時(shí)間表顯示區(qū)域則會(huì)把整個(gè)數(shù)據(jù)段的內(nèi)容邏輯解析并轉(zhuǎn)化。測試效果如圖5所示:圖5解碼分析六、IIC解碼數(shù)據(jù)查找1、查找總線:IIC;2、開始時(shí)間:Ds、A、B;3、結(jié)束時(shí)間:Dp、A、B。分析儀廠家哪家好?歐奧電子好!
本文以下討論的邏輯分析儀,主要是指這類入門級(jí)設(shè)計(jì)。基于電腦并口的邏輯分析儀曾是主流,但是近年來電腦系統(tǒng)逐步不再配置并口,這類設(shè)計(jì)已經(jīng)成為明日黃花,還具有原理學(xué)習(xí)的價(jià)值。另一類的邏輯分析儀,是以低速單片機(jī)為基礎(chǔ)的。很多愛好者用PIC、AVR等常見單片機(jī)設(shè)計(jì)了自己的作品。但這類單片機(jī)邏輯分析儀的共同弱點(diǎn)就是采樣速度太慢,通常不超過1MHz。以USBIO芯片為基礎(chǔ)的入門級(jí)邏輯分析儀現(xiàn)在為流行。比如Saleaelogic,還有類似的USBee等。這類產(chǎn)品主要采用一個(gè)USBIO芯片,例如CYPRESS公司的CY7C68013A-56PVXC,所有的信號(hào)觸發(fā)和處理工作都是電腦上的軟件完成的,硬件部分就只是一個(gè)數(shù)據(jù)記錄儀。高采樣速度為24MHz。它們可以“無限數(shù)量”地采樣,因?yàn)樗械臄?shù)據(jù)都是存儲(chǔ)在電腦里的。目前一般多是8個(gè)通道,更多的通道數(shù)量會(huì)成比例地降低高采樣速度。這類產(chǎn)品構(gòu)造簡單,方便易用,價(jià)格便宜,是調(diào)試單片機(jī)開發(fā)工作的好工具。它的缺點(diǎn)主要是采樣速度只有24MHz、8個(gè)通道,對(duì)于分析高速并行總線就不能勝任了。更進(jìn)一步的設(shè)計(jì),需要增加FPGA、SRAM等器件。歐奧電子是Prodigy在中國區(qū)的官方授權(quán)合作伙伴,ProdigyMPHY,UniPro。100BaseTl (Automotive)協(xié)議分析儀/訓(xùn)練器找歐奧!嘉興邏輯分析儀價(jià)格
UART協(xié)議分析儀/訓(xùn)練器找歐奧!中山協(xié)議分析儀報(bào)價(jià)
內(nèi)存深度設(shè)置為總采集內(nèi)存的1/2。所有盒對(duì)都可用于采集數(shù)據(jù)。如果選擇整個(gè)內(nèi)存,則要用于時(shí)間標(biāo)簽存儲(chǔ)的默認(rèn)Pod是左邊的盒對(duì),但未分配總線或信號(hào)的任何Pod都是可以使用的。跳變定時(shí)模式,時(shí)間標(biāo)簽存儲(chǔ)需要1個(gè)Pod或1/2的采集內(nèi)存:跳變時(shí)序采樣模式也需要時(shí)間標(biāo)簽存儲(chǔ)。當(dāng)選擇小采樣周期時(shí),必須將一個(gè)Pod對(duì)保留用于時(shí)間標(biāo)簽存儲(chǔ)。在這種情況下,不能使用1/2(或更少)的模塊采集內(nèi)存來替代該P(yáng)od。對(duì)于其他采樣周期,內(nèi)存深度和通道數(shù)的權(quán)衡與狀態(tài)采樣模式下的相同。也就是說,要使用1/2以上的模塊采集內(nèi)存,必須將一個(gè)Pod保留用于時(shí)間標(biāo)簽存儲(chǔ)。要使用所有Pod,內(nèi)存使用量不能超過模塊采集內(nèi)存的1/2。一般來說,可用定時(shí)器數(shù)與那些不屬于為時(shí)間標(biāo)簽存儲(chǔ)而保留的Pod數(shù)相同。狀態(tài)模式采樣位置、眼定位和眼圖掃描同步采樣(狀態(tài)模式)邏輯分析儀與觸發(fā)時(shí)鐘沿的觸發(fā)相似,因?yàn)樗鼈兌夹枰斎脒壿嬓盘?hào)才可以在時(shí)鐘事件前(建立時(shí)間)和時(shí)鐘事件后(保持時(shí)間)的一段時(shí)間內(nèi)保持穩(wěn)定,以便正確解釋邏輯電平。組合建立和保持時(shí)間被稱為建立/保持窗口。被測設(shè)備(由于其本身的建立/保持要求)可指定數(shù)據(jù)在某段時(shí)間內(nèi)在總線上有效。這被稱為數(shù)據(jù)有效窗口。一般情況下。中山協(xié)議分析儀報(bào)價(jià)
序列步驟存儲(chǔ)總會(huì)覆蓋默認(rèn)存儲(chǔ),但只針對(duì)序列步驟存儲(chǔ)中特別指定的條件。處理默認(rèn)存儲(chǔ)和序列步驟存儲(chǔ)之間的...
【詳情】就無法區(qū)分給定信號(hào)轉(zhuǎn)變區(qū)域是與時(shí)鐘上升沿相關(guān)聯(lián),還是與下降沿(或兩者)相關(guān)聯(lián)。眼定位工作原理:通過邏...
【詳情】即使度個(gè)樣本符合觸發(fā)條件,邏輯分析儀也只觸發(fā)一次。例如,使用的問題是“如果不符合序列步驟中的條件會(huì)怎...
【詳情】歐奧電子是Prodigy在中國區(qū)的官方授權(quán)合作伙伴,ProdigyMPHY,UniPro,UFS總線...
【詳情】AOC27G2電競顯示器的亮度均勻性測評(píng)在這篇文章中,小編將對(duì)AOC27G2電競顯示器的亮度均勻性予...
【詳情】以及高速信號(hào),如UFS,DDR3/DDR4,USBtypeC等高速協(xié)議抓取和分析的服務(wù)。除非已在觸發(fā)...
【詳情】通常使用硬件或設(shè)置為方式的網(wǎng)卡實(shí)施對(duì)網(wǎng)絡(luò)中的數(shù)據(jù)撲捉。捕獲在網(wǎng)絡(luò)中傳輸?shù)臄?shù)據(jù)信息方法稱為sniffi...
【詳情】因?yàn)閭鬟f過來的信號(hào)幅度比較小。圖23探頭的信號(hào)完整性考慮探頭的負(fù)載效應(yīng)主要分為兩種類型:直流負(fù)載和交...
【詳情】歐奧電子是Prodigy在中國區(qū)的官方授權(quán)合作伙伴,ProdigyMPHY,UniPro,UFS總線...
【詳情】多數(shù)邏輯分析儀還支持“notinrange”功能。范圍是一種方便的快捷方式,因此您無需指定“ADDR...
【詳情】